理解MOSFET時間相關及能量相關輸出電容Coss(tr)和Coss(er)

2020-12-07 電子產品世界

Understanding time-related and energy-related output capacitances Coss(tr) and Coss(er)

本文引用地址:http://www.eepw.com.cn/article/201903/399038.htm

劉松
(萬國半導體元件(深圳)有限公司,上海 靜安 200070)

      摘要:本文論述了功率MOSFET數據表中靜態輸出電容Coss、時間相關輸出電容Coss(tr)和能量相關輸出電容Coss(er)的具體定義以及測量的方法,特別說明了在實際的不同應用中,採用不同的輸出電容的原因。諧振變換器必須採用時間相關輸出電容Coss(tr)來計算死區時間,硬開關變換器必須採用能量相關輸出電容Coss(er)來計算開關損耗
       關鍵詞:輸出電容;死區時間開關損耗超結

  0 引言

  功率MOSFET的數據表中,有些產品如超結的高壓功率MOSFET通常會列出輸出電容的三個特徵值:靜態輸出電容Coss、時間相關輸出電容Coss(tr)和能量相關輸出電容Coss(er),而低壓和中壓的產品以及平面的高壓MOSFET很少列出後面的二個電容值,這主要和不同工藝的MOSFET的結構和電容特性有關。許多研發的工程師並不了解這些電容的實際含義,因此在實際的應用中也不清楚在什麼的條件下選擇哪一個電容值,本文將詳細的說明這些問題。
  1 靜態輸出電容Coss

  數據表1中列出的靜態輸出電容Coss通常是在一個固定的偏置電壓下的測試值,同時數據表還會列出Coss隨V DS 電壓變化的曲線如圖1所示。從曲線可以看到,隨著偏置電壓V DS 的增加,Coss會逐漸的降低。
  超結結構的高壓功率MOSFET,Coss會急劇的降低到一個值,然後再緩慢的降低。Crss會急劇的降低到一個最小值,然後再緩慢的增加,如圖2,表2所示。

  靜態電容的測試電路所圖3所示,低壓和平面結構的功率MOSFET在0 V偏置電壓條件下,Coss比額定高偏置電壓下的容值大數倍或數十倍,而對於超結結構的高壓MOSFET,要大數百倍。
  如:AON6162,Coss(0 V)/Coss(30 V)=3.2;,Coss(0 V)/Coss(400 V)=500。超結結構Coss和Crss的這種特性,會帶來許多應用的問題[1]

  靜態電容的測試條件:VGS=0 V,不同的產品設定的VDS偏置電壓不相同,通常是50%或80%的BVDSS,不同的公司,產品測試時使用的頻率也不相同,常用的測試頻率有:250 KHz、1 MHz或4 MHz。電路中,CK的取值為1 μF、2 μF或其它值。二個串聯電阻取值為1 M、620 K或其它值。80%×BVDSS的Coss靜態電容,就是偏置電壓VDS=80%×BVDSS時,Coss的電容值。
  2 時間相關輸出電容Coss(tr)
  時間相關輸出電容Coss(tr)是指偏置電壓從0上升至80%的BVDSS時,在充電時間相同的條件下,折算成一個等效的固定電容值,其含義和80%×BVDSS的Coss靜態電容具有不同的值、不同的含義。通常,80%×BVDSS是一個常用的測試條件。
  測試電路如圖4所示,測試的器件為Q2,如果Q2的BVDSS=500 V,當Q1加驅動電壓,Q1開通,電源VDD通過R對Q2充電,通過示波器測量的波形,可以讀出VDS電壓從0上升到400 V所對應的時間tc:

  若R=100 kΩ,折算成時間相關等效電容Coss(tr)為:

  是一個等效電容,沒有考慮電容隨電壓變化的過程,只考慮前後整體的等效時間,在一些諧振變換器的電源結構中,如LLC變換器,用這個電容值計算上、下橋臂所需要的死區時間,比數據表中靜態的Coss更準確。時間相關的輸出電容值有些公司會用Coss(eff)來表示。實際工作的電壓變化的時候,這個等效的電容值也不會相同。

  3 能量相關輸出電容Coss(er)
  MOSFET的Coss會產生開關損耗,在正常的硬開關過程中,關斷時VDS的電壓上升,電流ID對Coss充電,儲存能量;在MOSFET開通的過程中,由於VDS具有一定的電壓,那麼Coss中儲存的能量將會通過MOSFET放電,產生損耗。
  一些低輸入電壓的應用,如筆記本電腦主板的Buck變換器輸入電壓為19 V,通訊系統板極Buck變換器輸入電壓為12 V,由於工作電壓比較低、工作頻率高,Coss產生的損耗較小,相對於跨越線性區產生的開關損耗通常可以忽略不計,因此在低壓功率MOSFET的數據表中,通常不會列出Eoss。
  常用的AC-DC變換器如Flyback結構的電源系統,輸入的電壓範圍為100 VDC~380 VDC,甚至更高的輸入電壓,Coss產生的損耗所佔的比例非常大,甚至成為主導因素,因此在高壓功率MOSFET的數據表中,列出Eoss的值。目前有些中壓的功率MOSFET的數據表中也列出了Eoss的值。
  許多資料中,理論的Coss放電產生的損耗為:

  從上式可以看到,Coss放電產生的損耗和容值、頻率成正比,和電壓的平方成正比。在功率的數據表中,Coss對應產生的功耗就是Eoss[2-4]
  由於功率MOSFET的電容特性是非線性的,Coss容值會隨著VDS電壓變化,基於Coss的Eoss也是非線性的,因此,直接使用上述傳統電容儲能的公式計算電容的放電損耗是不正確的。特別是超結結構的高壓MOSFET,在不同的電壓下,輸出電容變化的範圍非常大,因此就必須要定義能量相關輸出電容,方法如下。
  (1)對Coss的曲線積分,可以得到Qoss:

  如圖5所示,VDS為30 V時對應的Qoss就是圖中Coss曲線、水平X軸、VDS=30 V垂直線和垂直Y軸所包圍的面積。在不同的電壓下得到不同的Qoss,就可以作出Qoss-VDS曲線。
  (2)那麼可否根據Qoss-VDS的曲線,再對Qoss積分,就可以得到Eoss呢?

  公式中的電容Coss隨VDS電壓變化,不同的電壓下容值不同,因此不能直接使用上面積分的方法來計算Eoss。
  考慮到電容Coss隨VDS電壓變化,為了計算VDS-Eoss曲線,可以使用數值法,進行工程上的估算:VDS電壓從0開始,使用小的電壓增幅間隔,例如:0 V、0.5 V、1 V、1.5 V、2 V、2.5 V、3 V、3.5 V、⋯⋯、60 V,在不同的電壓下可以得到相應的電容值。當電壓從VDS(n)增加到VDS(n+1)時,例如從1 V增加到1.5 V,增加的Qoss可以由下式計算:

  增加的能量由下式計算:

  因此,V DS(n+1) 對應的能量為:

  上述數值方法中使用的步長越小,所得到的結果越精確。使用上述方法,計算得到AON6162的VDS-Eoss曲線如圖6所示,使用同樣方法,可以得到IPP60R04C7的VDS-Eoss曲線,如圖7所示。
  能量相關輸出電容Coss(er)是指偏置電壓從0上升至80%的BVDSS時,在儲存的能量相等的條件下,折算成一個等效的固定電容值,根據Eoss曲線,BVDSS=500 V,查出VDS=400 V的Eoss(400 V),然後使用下面公式就可以得到這個電容值:

  不同產品的數據表使用的標註電壓條件並不同,有些使用80%×BVDSS,有些使用60%×BVDSS,因此,能量相關輸出電容只是在相應的電壓條件下的等效值。實際應用的時候,要根據實際的工作電壓,折算成對應的電容值,若只是計算損耗,就直接使用Eoss曲線查出對應的損耗值。
  高壓超結結構的功率MOSFET的Coss變化非常大,0 V偏置電壓條件下的Coss比80%×BVDSS偏置電壓下的容值大數百倍。使用0 V偏置電壓條件下的靜態電容Coss計算開關損耗,會遠遠大於實際產生的開關損耗;而使用80%×BVDSS偏置電壓條件下的靜態電容Coss計算開關損耗,會遠遠小於實際產生的開關損耗,因此就要用能量相關輸出電容Coss(er)來計算開關損耗,在硬開關電源結構中,所得到的結果更為準確。同樣的,實際工作的電壓變化的時候,這個等效的電容值也不會相同,所產生的開關損耗也不相同。
  4 結論

  (1)功率MOSFET的靜態輸出電容Coss是在一定的偏置電壓VDS條件下的輸出電容值。
  (2)時間相關輸出電容Coss(tr)是在一定的偏置電壓VDS條件下,時間等效的輸出電容值,在一些諧振變換器的電源結構如LLC變換器,用這個電容值計算死區時間更準確。
  (3)能量相關輸出電容Coss(er)是在一定的偏置電壓VDS條件下,能量等效的輸出電容值,特別是超結結構的高壓功率MOSFEET,在硬開關的使用中,使用這個值計算輸出電容產生的開關損耗更為準確。
  (4)靜態輸出電容Coss、時間相關輸出電容以及能量相關輸出電容Coss(er)都和偏置電壓VDS相關,隨著VDS的變化而變化,應用中要根據實際的電壓來進行折算。

  參考文獻
  [1] 劉松,張龍等,超結型高壓功率MOSFET結構工作原理,今日電子:2013.11(243):30-31
  [2] 劉松,理解功率MOSFET的開關損耗,今日電子:2009.10:52-55
  [3] 劉松,通訊系統中超高效率Buck變換器設計考慮,今日電子:2009.02:70-71
  [4] 劉松,功率MOSFET應用問題分析基礎篇,今日電子:2014.12(256):43-46
  作者簡介:
  劉松,碩士,現任職於萬國半導體元件(深圳)有限公司應用總監,主要研究方向:開關電源、電力電子以及功率元件的應用和研究工作,曾獲得廣東省科技進步二等獎一項,在各類學術期刊上發表學術論文60餘篇。

本文來源於科技期刊《電子產品世界》2019年第4期第62頁,歡迎您寫論文時引用,並註明出處

相關焦點

  • 圖解MOSFET的寄生電容、VGS的溫度特性
    同普通三極體相比,MOSFET堪稱電晶體之王,在模擬電路和數字電路中均有廣泛用途。為了發揮MOSFET性能優勢,用戶除了詳細閱讀產品規格書外,有必要先了解MOSFET的寄生電容,開關性能,VGS(th)(界限値),ID-VGS特性及其各自的溫度特性。
  • 電容相關知識,耦合與退耦等
    ,電氣知識,電工基礎知識,電工入門知識,電工資料,電工軟體,資源,電工維修經驗,電工視頻教程,水電安裝,家電維修,電子,電力,強電,弱電,低壓高壓,plc,變頻器,驅動器,放大器,三菱,松下,西門子,發那科,加工中心,cnc,數控,專機,銑床,鑽床,機器人技術,觸控螢幕技術,相關資料知識技術經驗供參考學習交流為一體的綜合性電工知識技術經驗公眾平臺和網站
  • 計算MOSFET非線性電容
    換句話說,基本關係是  C = dQ/dV 和V = dE/dQ  這種電荷和能量的簡單方程式假定電容恆定。對於非線性電容,必須分別利用隨電壓累積的電容和電荷求出電荷和能量。為了進一步說明,請考慮圖2中的兩個電容。電容CREF建立基準。另一電容CV從1.5 x CREF到0.5 x CREF呈線性變化。在100V處,它們具有相同電荷。
  • 探討輸出電壓保持時間與電容容量的關係
    打開APP 探討輸出電壓保持時間與電容容量的關係 胡薇 發表於 2018-08-01 09:19:01 輸出電壓保持時間是指當電源迴路的輸入部被停止供電後
  • 功率場效應電晶體(MOSFET)原理
    此後,iD隨uGS的上升而上升,uGS從開啟電壓UT上升到Power MOSFET臨近飽和區的柵極電壓uGSP這段時間,稱為上升時間tr。這樣Power MOSFET的開通時間  ton=td(on)+tr      (2)  Power MOSFET的關斷過程:當up信號電壓下降到0時,柵極輸入電容上儲存的電荷通過電阻RS和RG放電,使柵極電壓按指數曲線下降,當下降到u
  • Coss滯回損耗在高密度電源適配器應用中的影響
    隨著智慧型手機、平板電腦和筆記本電腦等電子產品的便攜化,它們佔據了我們日常生活中越來越多的空間和時間。由於能夠即時和無縫地接觸到世界各地的其他人群和信息,持續、無限和無界的溝通、聯繫和任務分配已成為生活標配。M69ednc這對功率半導體行業有何影響呢?這些可攜式產品需要依靠電池供電,因此,能夠使用它們的根本前提是有充電器或適配器(取決於額定功率)來給它們充電。
  • 漏感與分布電容對輸出波形的影響
    :上式中, Wc2為次級線圈分布電容C2存儲的能量, Wc1為C2等效到初級線圈後的分布電容C1存儲的能量;U1、U2分別為初、次級線圈的電壓,U2 = nU1,n = N2/N1為變壓比,N1 、N2分別為初、次級線圈的匝數。
  • 乾貨| 如何理解電容、電感產生的相位差
    因為電流等於單位時間內電荷數的變化量,即i(t)=dQ(t)/dt,綜合上面兩個公式得到:i(t)=C*dv(t)/dt,即電容電流與其上電壓的變化率(對時間的導數)成正比,電壓變化越快則電流越大。
  • 電源中輸入輸出電容的作用和選擇
    電容是由兩塊導電的平行板所構成,以電場形式儲存能量的無源器件,在需要時,會把儲存的能量釋放出電路。電容又分為旁路電容、去耦電容、濾波電容等幾種,經常使用在電源電路之中。當電容在電路中起到的作用是給交流信號提供低阻抗,稱為旁路電容。當電容在電路中起到的作用是增加電源和地的交流耦合及減少交流信號對電源的影響,稱為去耦電容。當電容是應用於濾波電路中時,稱為濾波電容。對於直流電來說,電容也可以作為電路儲能,利用衝放電起到電池的作用。
  • 電容電感產生的相位差如何理解?
    電阻、電感實現不同種類能量間的轉換,電容則實現電勢能與電場能的轉換。1. 電阻電阻的原理是:電勢能→電流→熱能。因為電流等於單位時間內電荷數的變化量,即i(t)=dQ(t)/dt,綜合上面兩個公式得到:i(t)=C*dv(t)/dt,即電容電流與其上電壓的變化率(對時間的導數)成正比,電壓變化越快則電流越大。
  • 一種減少VDMOS寄生電容的新結構的研究
    一般VDMOS都包含了Cgs,Cgd和Cds,但是功率VDMOS都不是採用這三個電容作參考,而是採用Ciss,Coss和Crss作為評估VDMOS器件的電容性能,Ciss,Coss和Crss參數分別定義為:輸入電容:Ciss=Cgs+Cgd輸出電容:Coss=Cds+Cgd;反饋電容:Crss=Cgd。
  • 「相關」與「卷積」的理解和使用
    信號的相關相關特性是表徵兩個信號之間(互相關)或者一個信號相隔一定時間的兩點之間
  • 一種減少VDMOS寄生電容的新結構
    一般VDMOS都包含了Cgs,Cgd和Cds,但是功率VDMOS都不是採用這三個電容作參考,而是採用Ciss,Coss和Crss作為評估VDMOS器件的電容性能,Ciss,Coss和Crss參數分別定義為:輸入電容:Ciss=Cgs+Cgd輸出電容:Coss=Cds+Cgd;反饋電容:Crss=Cgd。
  • 從四個方面理解電阻、電感、電容產生的相位差
    因為電流等於單位時間內電荷數的變化量,即i(t)=dQ(t)/dt,綜合上面兩個公式得到:i(t)=C*dv(t)/dt,即電容電流與其上電壓的變化率(對時間的導數)成正比,電壓變化越快則電流越大。直觀理解:設想一個電感與電阻串聯充磁。從充磁過程看,充磁電流的變化引起磁鏈的變化,而磁鏈的變化又產生感應電動勢和感應電流。根據楞次定律,感應電流方向與充磁電流相反,延緩了充磁電流的變化,使得充磁電流相位落後於感應電壓。
  • TLP250功率驅動模塊在IRF840 MOSFET中的應用(圖)
    關鍵詞:tlp250;irf840 mosfet;吸收回路;直流斬波;dsp 引言---功率集成電路驅動模塊是微電子技術和電力電子技術相結合的產物,其基本功能是使動力和信息合一,成為機和電的關鍵接口。快速電力電子器件mosfet的出現,為斬波頻率的提高創造了條件,提高斬波頻率可以減少低頻諧波分量,降低對濾波元器件的要求,減少了體積和重量。採用自關斷器件,省去了換流迴路,又可提高斬波器的頻率。---直流電動機的勵磁迴路和電樞迴路電流的自動調節常常採用功率mosfet。
  • 輸出電壓保持時間
    ■ 概 要  輸出電壓保持時間是指當電源迴路的輸入部被停止供電後,輸出電壓的保持時間。依據電壓保持時間來選用諸如大容量的電容或  鋰電池。至於電容,其容量與電壓保持時間有很大的關係。此次介紹輸出電壓保持時間與電容容量的關係。  ■ 原理  若要保持輸出電壓,輸出電容就須蓄能。然而當有負載連接輸出時,輸出電容儲存的能量總會以負載電流的形式被釋放。
  • 功率 MOSFET的參數
    EAS-單脈衝雪崩擊穿能量如果電壓過衝值(通常由於漏電流和雜散電感造成)未超過擊穿電壓,則器件不會發生雪崩擊穿,因此也就不需要消散雪崩擊穿的能力。雪崩擊穿能量標定了器件可以容忍的瞬時過衝電壓的安全值,其依賴於雪崩擊穿需要消散的能量。定義額定雪崩擊穿能量的器件通常也會定義額定EAS。
  • 電感和電容的計算
    功率計算公式:P=1/2 * C * V2 * F電感功率計算公式:P=1/2 * L * I2 * F電容上攜帶的能量(焦耳),是二分之一乘以電容量(法拉)再乘以電容電壓(伏特)的平方。矽晶片功率的計算存在一個公式:功率=C(寄生電容)*F(頻率)*V2(工作電壓的平方)。對於同一種核心而言,C(寄生電容)是一個常數,所以矽晶片功率跟頻率成正比,跟工作電壓的平方也成正比1法拉5V的電容攜帶的能量為12.5焦耳。1焦耳=1瓦每秒全新1.2伏1.8A時的鎳氫充電電池充滿後攜帶的能量為1.2*1.8*3600=7776焦耳。