計算MOSFET非線性電容

2020-12-06 電子產品世界

  最初為高壓器件開發的超級結MOSFET,電荷平衡現在正向低壓器件擴展。雖然這極大地降低了RDS(ON) 和結電容,但電荷平衡使後者非線性進一步加大。MOSFET有效儲存電荷和能量減少,而且顯著減少,但計算或比較不同MOSFET參數以獲得最佳性能變得更加複雜。

本文引用地址:http://www.eepw.com.cn/article/201806/380899.htm

  MOSFET三個相關電容不能作為VDS的函數直接測量,其中有的需要在這個過程中短接或懸空。數據手冊最終測量給出的三個值定義如下:

  CiSS = CGS + CGD COSS = CDS + CDG CRSS = CGD

  三者中,輸入電容CGS非線性最小。它是柵極和源極間的電容,不會隨VDS的大小發生很大變化。另一方面,CGD非線性最大,超級結器件前100V內的變化幾乎達到三個數量級。當CiSS為VDS = 0時,也可以看到輕微變化。

圖 1. 平面與超級結MOSFET電容對比

  最近,了解COSS的性質及其對高頻開關器件的影響引起關注。COSS儲存的電荷和損耗成為配置高頻AC-DC轉換器的最大挑戰。電容損耗與施加電壓的平方成正比。參考文獻 [1] 指出,同一電容額定電壓550 V與12 V相比,儲存的能量及損耗大出2100倍。重點降低RDS(ON),導通損耗顯著下降,但COSS下降不成正比。例如,早期TO-220封裝600 V MOSFET最低RDS(ON)為340m 。現在,超級結600 V器件的這一數值下降到65 m 。對於電容來說,對比不同技術RDS(ON)值相似器件更為重要。圖1為平面器件SiHP17N60D與RDSON相似但略低的超級結MOSFET器件SiHP15N60E的電容對比。請注意,圖中的值按對數坐標顯示。

  [2] - [9]通過幾種方式解釋COSS非線性的性質,並從新的角度分析對高頻開關的影響。文獻引入「小信號」和「大信號」電容一詞進行模擬和分析。除了技術上不準確之外,這個新術語與行業規範沒有任何區別。所謂大信號電容不過是MOSFET行業多年來規定的時間值COTR [2] 。

  另一項分析提出用COSS隱性串聯電阻,稱為ROSS,來表示非線性電容所有原因不明的損耗[3]。這與明確電容充放電損耗完全由儲存能量來定義,與任何串聯電阻值無關的基本電路理論相矛盾。在最近同行評審會議出版物[4]和[5]中,有人提出COSS儲存的電荷和能量存在滯後現象,並且可能因電壓採用的路徑而有所不同。這種滯後意味著電荷守恆原理不適用功率MOSFET。

  與其挑戰物理學基本定律,不如重新檢查並驗證是否在具體環境下正確應用這種原理更有意義。調查令人更感興趣的是解答以下問題-

  如果兩個電容並聯,充電達到相同電壓並儲存完全相同的電荷,是否必然儲存相同能量?

  利用眾所周知公式Q = CV和E = ½ CV2,答案應該是肯定的。遺憾的是,這個儲存電荷和能量常用公式並非普遍適用,只在恆定電容的特定情況下才成立。更基本的關係將電容定義為電荷相對於電壓的變化率,電壓本身是單位電荷能量變化的測量值。換句話說,基本關係是

  C = dQ/dV 和V = dE/dQ

  這種電荷和能量的簡單方程式假定電容恆定。對於非線性電容,必須分別利用隨電壓累積的電容和電荷求出電荷和能量。為了進一步說明,請考慮圖2中的兩個電容。電容CREF建立基準。另一電容CV從1.5 x CREF到0.5 x CREF呈線性變化。在100V處,它們具有相同電荷。這一點從兩個電容的C x V部分可以很清楚地看出來,並且得到隨電壓累積電容值的證實。而儲存的能量完全不同。如果儲存的電荷隨電壓累積,則100V處CREF僅具有83.3%的儲存能量。同時可以看出75V處CV儲存電荷高10%,而能量與CREF相同。

  圖2. 恆定與可變電容對比

  MOSFET製造商多年來一直採用這些累積,但不是將其指定為電荷和能量,而是將它們轉換為兩種不同的等效電容。

  COTR – 充電到80 % VDSS時,儲存電荷與COSS相同的固定電容

  COER – 充電到80 % VDSS時,儲存能量與COSS相同的固定電容

  [2]從經驗角度說明,80%額定電壓的「有效」COSS與時間等效電容相同。請注意,COTR和COER本身是電壓的函數;任何累積非線性函數產生另一個非線性函數。因此,數據手冊將其定義為某種特定電壓時的變化,如80%額定VDS或400 V。事實上,同一COSS存在兩個不同「等效」值,一個表示儲存電荷,另一個表示儲存能量,這或多或少解答了這個問題。

  COTR和COER不僅不同,而且其差異程度還可以用作非線性測量值。在我們的例子中,1.5:0.5電容範圍內COTR與COER之間相差16.7%。同樣,SiHP15N60E的COTR / COER 比接近3.6。其他超級結器件,電容範圍可加寬到100:1以上,COTR / COER比可高於10。圖3a顯示SiHP15N60E儲存電荷和能量之間的差。作為電壓函數,這兩個相關參數的變化率明顯不同。在所有橋路配置中,尤其是ZVS模式下工作的橋路配置,需要考慮超大COTR以及所具有的儲存總電荷。MOSFET輸出電容放電與斷電截然不同,應該基於COTR而不是COER設計計算。當然,COER和能量計算仍然需要計算開關損耗 [1]。

  現在可以明顯看出,任何電壓條件下COSS絕對值已經沒有意義或不需要。與電路相互作用的不是電容本身,而是定義行為的儲存電荷和能量。如果觀察任何涉及COSS的設計計算會發現,這種計算是某種情況下通過乘以相關電壓因子換算儲存電荷或能量。除COTR和COER之外,包括威世在內,現在MOSFET製造商的高壓器件數據手冊提供完整的EOSS曲線,如圖3b所示。通常還規定100V MOSFET器件50%處的QOSS,以幫助48V ZVS橋進行死區分析。

  圖3a. COSS 儲存電荷和能量與電壓的關係

圖3b. 電容與儲存能量與電壓的關係

  類似的考慮適用於柵漏電容CRSS,但其值遠低於COSS。根據定義,這個值已經包含在前面提到的COSS測量結果中。事實上,CRSS非線性本質很早以前就已確定為一個問題並在文獻中做了說明。柵極電荷曲線中的QGD分量只不過是導通或關閉期間,柵極需要注入或清除CRSS儲存的總電荷。請注意,柵極電荷曲線分段線性部分與任何電容的非線性無關。MOSFET導通過程涉及為兩個關閉狀態下不同電壓的電容器充電。

  在處理MOSFET時,需要記住它們的電容不包括介質隔開的兩個電極。它們本質上是瞬態的,主要在器件高dV/dt條件下開關間隔期間內發揮作用。等效電路中所示電容表示半導體材料與其電流之間有源電場的相互作用。只有關係是線性的,這種表示才有意義。今天的MOSFET表現出極端非線性,可以毫不誇張地說不再有COSS或CRSS之類的因素。設計師不必試圖線性化並以某種方式矯正曲線,而專注於直接與儲存電荷和能量相關的基礎工作。

     作者: Sanjay Havanur, Vishay Siliconix

  參考文獻:

  [1] 「Beware of Zero Voltage Switching」 How2Power, April 2016,

  [2] 「More Realistic Characterization of Power MOSFET Output Capacitance COSS」, International Rectifier AN-1001, 1999.

  [3] 「Coss related energy loss in power MOSFETs used in zero-voltage-switched applications」, IEEE Applied Power Electronics Conference and Exposition (APEC), 2014 [4] "Origin of Anomalous Hysteresis in Resonant Converters with Superjunction FETs」, IEEE Transactions on Electron Devices 62, no. 9 (2015)[5] "Coss hysteresis in advanced superjunction MOSFETs." 2016 IEEE Applied Power Electronics Conference and Exposition (APEC)


相關焦點

  • 為什麼超結高壓功率MOSFET輸出電容的非線性特性更嚴重?
    功率MOSFET的輸出電容Coss會隨著外加電壓VDS的變化而變化,表現出非線性的特性,超結結構的高壓功率MOSFET採用橫向電場的電荷平衡技術
  • 電感電容分壓電路的理論計算
    設計中,常遇到用電感和電容等非線性元件的場合。
  • 理解MOSFET時間相關及能量相關輸出電容Coss(tr)和Coss(er)
    諧振變換器必須採用時間相關輸出電容Coss(tr)來計算死區時間,硬開關變換器必須採用能量相關輸出電容Coss(er)來計算開關損耗。  是一個等效電容,沒有考慮電容隨電壓變化的過程,只考慮前後整體的等效時間,在一些諧振變換器的電源結構中,如LLC變換器,用這個電容值計算上、下橋臂所需要的死區時間,比數據表中靜態的Coss更準確。
  • 準諧振反激的原理、應用及參數計算
    如果不用固定的時鐘來初始化導通時間,而利用檢測電路來有效地「感測」MOSFET (VDS) 漏源電壓的第一個最小值或谷值,並僅在這時啟動MOSFET導通時間,結果會是由於寄生電容被充電到最小電壓,導通的電流尖峰將會最小化
  • 接地電容電流計算
    2 單相接地電容電流的危害當電網發展到一定規模,10kV出線總長度增加,對地電容較大時,單相接地電流就不容忽視。當單相接地電流超出允許值,接地電弧不易熄滅,易產生較高弧光間歇接地過電壓,波及整個電網。2)造成接地點熱破壞及接地網電壓升高單相接地電容電流過大,使接地點熱效應增大,對電纜等設備造成熱破壞,該電流流入接地網後由於接地電阻的原因,使整個接地電網電壓升高,危害人身安全。
  • 單電容式及差分電容式MEMS傳感器檢測系統
    電容傳感器中的變間隙式電容傳感器的C-d特性如圖2所示。當被測物體移動時動極板跟隨移動,就改變了極板間的電容量C,可知C-d特性是一條曲線:  當d0減小Dd時,且Δd< d0 (1)    由(1)式可得: ( 2 )  當Dd/d0<<1時,得到進似的線性關係;  電容傳感器的靈敏度: (3)   如果考慮到(2)式中的線性項和非線性項
  • 射頻E類功率放大器並聯電容技術
    從上式可以看出,放大器最大頻率和線性並聯電容的函數關係。圖2為信號佔空比為50%時,根據該函數關係的並聯電容與放大器最大頻率關係的曲線圖。2.3 並聯電容計算方法為了方便對非線性電容進行分析和計算,2000年A.Mediano等人提出了線性等效電容和形狀因子的概念,分別用CEQ和α表示。
  • 電感和電容的計算
    本文引用地址:http://www.eepw.com.cn/article/185615.htm加載其電感量按下式計算:線圈公式阻抗(ohm) = 2 * 3.14159 * F(工作頻率) * 電感量(mH),設定需用 360ohm 阻抗,因此:電感量(mH) = 阻抗 (ohm) ÷ (2*3.14159
  • 電容放電時間的計算
    在超級電容的應用中,很多用戶都遇到相同的問題,就是怎樣計算一定容量的超級電容在以一定電流放電時的放電時間,或者根據放電電流及放電時間,怎麼選擇超級電容的容量,下面我們給出簡單的計算公司,用戶根據這個公式,就可以簡單地進行電容容量、放電電流、放電時間的推算,
  • TLP250功率驅動模塊在IRF840 MOSFET中的應用(圖)
    在闡述irf840功率mosfet的開關特性的基礎上,設計了吸收回路。最後結合直流斬波調速技術,設計了基於tms320lf2407 dsp的直流電動機全數字閉環調速系統,並給出了實驗結果。快速電力電子器件mosfet的出現,為斬波頻率的提高創造了條件,提高斬波頻率可以減少低頻諧波分量,降低對濾波元器件的要求,減少了體積和重量。採用自關斷器件,省去了換流迴路,又可提高斬波器的頻率。---直流電動機的勵磁迴路和電樞迴路電流的自動調節常常採用功率mosfet。
  • 要實現LLC原邊MOSFET ZVS,MOSFET電容必須滿足的條件
    要保證MOSFET運行在感性區,諧振電感上的諧振電流必須足夠大,以確保MOSFET源漏間等效的寄生電容上存儲的電荷可以在死區時間內被完全釋放乾淨。Ceq的實際情況,就是MOSFET的等效寄生電容是源漏極電壓Vds的函數,之前的文章對於MOSFET的等效寄生電容進行過詳細的理論和實際介紹。
  • 電容串並聯計算公式
    計算公式是:C=C1*C2/(C1+C2)。  並聯後容量是增大了,但是它的耐壓值不變。計算公式是:C=C1+C2(反正跟電阻那個相反) 電容的串聯電壓:總的電壓等於各個電容的電壓之和。電容的並聯 總的電流等於各個電容的電流之和。  電容串並聯計算  電容串聯值下降,相當板距在加長,各容倒數再求和,再求倒數總容量。
  • 無源晶振匹配電容—計算方法
    以前有寫過一篇文章「晶振」簡單介紹了晶振的一些簡單參數,今天我們來說下無源晶振的匹配電容計算方法:>如上圖,是常見的的無源晶振常見接法,而今天來說到就是這種常見電路的電容計算方法,有兩種:A,知道晶振的負載電容Cload,需要計算Ce1與Ce2;B,某些IC有推薦Ce1與Ce2,那麼需要去求晶振的Cload,然後再去找對應的物料。
  • 非線性電路的混沌現象
    2、蔡氏電路 圖1就是討論非線性電路系統的一種簡單而又經典的電路———蔡氏電路,它是由兩個線性電容C1和C2、一個線性電感L、一個可變線性電阻R0和一個非線性電阻R構成。電感L和電容C2並聯構成振蕩電路,線性電阻R0的作用是分相。非線性電阻R的伏安特性iR=g(uR),是一個分段線性的負電阻,如圖2所示,整體呈現對稱但非線性。
  • 圖解MOSFET的寄生電容、VGS的溫度特性
    為了發揮MOSFET性能優勢,用戶除了詳細閱讀產品規格書外,有必要先了解MOSFET的寄生電容,開關性能,VGS(th)(界限値),ID-VGS特性及其各自的溫度特性。MOSFET的寄生電容和溫度特性在構造上,功率MOSFET都存在寄生電容。
  • 電容放電電阻接線_法拉電容放電時間計算
    打開APP 電容放電電阻接線_法拉電容放電時間計算 佚名 發表於 2019-10-31 09:29:17   電容放電電阻接線
  • 超級電容標稱容量計算和ESR的計算
    打開APP 超級電容標稱容量計算和ESR的計算 胡薇 發表於 2018-04-17 10:15:23 超級電容(EDLC)和電池不同,隨著電荷放電電位下降。
  • 法拉電容放電電流的計算
    超級電容可做成超級電容模組,適合高容量的需求。   缺點:   (1)目前超級電容的耐壓均不高。實際使用中過壓保護電路必不可少。有人經常將二個到多個超級電容串接來接入大電壓環境中。這種做法是不對的。因為隨著電容的漏電,而電容的品質又不盡相同,在後期多次的充放電後容易造成局部單元過充而擊穿的現象。
  • GT6501 非線性電路混沌實驗儀的應用
    直到上世紀60年代初,美國氣象學家Lorenz在對大氣對流模型作數值計算時,首先發現了耗散系統中的混沌運動,即發現確定性系統可以產生類似隨機的運動,從而使人們有理由認為許多以往被視為隨機的運動可能是由確定性系統所產生,確定性運動與隨機運動可能存在某種必然的聯繫,存在由此及彼的關係.
  • 電容的去耦半徑計算
    打開APP 電容的去耦半徑計算 發表於 2017-11-12 10:53:40