差分信號PCB布局布線時的幾個常見誤區

2021-01-10 電子產品世界

誤區一:認為差分信號不需要地平面作為回流路徑,或者認為差分走線彼此為對方提供回流途徑。造成這種誤區的原因是被表面現象迷惑,或者對高速信號傳輸的機理認識還不夠深入。雖然差分電路對於類似地彈以及其它可能存在於電源和地平面上的噪音信號是不敏感的。地平面的部分回流抵消並不代表差分電路就不以參考平面作為信號返迴路徑,其實在信號回流分析上,差分走線和普通的單端走線的機理是一致的,即高頻信號總是沿著電感最小的迴路進行回流,最大的區別在於差分線除了有對地的耦合之外,還存在相互之間的耦合,哪一種耦合強,那一種就成為主要的回流通路。

本文引用地址:http://www.eepw.com.cn/article/201808/386017.htm

在PCB 電路設計中,一般差分走線之間的耦合較小,往往只佔10~20%的耦合度,更多的還是對地的耦合,所以差分走線的主要回流路徑還是存在於地平面。當地平面發生不連續的時候,無參考平面的區域,差分走線之間的耦合才會提供主要的回流通路。儘管參考平面的不連續對差分走線的影響沒有對普通的單端走線來的嚴重,但還是會降低差分信號的質量,增加EMI,要儘量避免。也有些設計人員認為,可以去掉差分走線下方的參考平面,以抑制差分傳輸中的部分共模信號,但從理論上看這種做法是不可取的,阻抗如何控制?不給共模信號提供地阻抗迴路,勢必會造成EMI 輻射,這種做法弊大於利。

所以要保持PCB地線層返迴路徑寬而短。儘量不要跨島(跨過相鄰電源或地層的分隔區域。)比如主板設計中的USB和SATA及PCI-EXPRESS等最好不要有跨島的做法。保證這些信號的下面是個完整地平面或電源平面。

誤區二:認為保持等間距比匹配線長更重要。在實際的PCB 布線中,往往不能同時滿足差分設計的要求。由於管腳分布,過孔,以及走線空間等因素存在,必須通過適當的繞線才能達到線長匹配的目的,但帶來的結果必然是差分對的部分區域無法平行,其實間距不等造成的影響是微乎其微的,相比較而言,線長不匹配對時序的影響要大得多。再從理論分析來看,間距不一致雖然會導致差分阻抗發生變化,但因為差分對之間的耦合本身就不顯著,所以阻抗變化範圍也是很小的,通常在10%以內,只相當於一個過孔造成的反射,這對信號傳輸不會造成明顯的影響。而線長一旦不匹配,除了時序上會發生偏移,還給差分信號中引入了共模的成分,降低信號的質量,增加了EMI。

可以這麼說,PCB 差分走線的設計中最重要的規則就是匹配線長,其它的規則都可以根據設計要求和實際應用進行靈活處理。同時為了彌補阻抗的匹配可以採用接收端差分線對之間加一匹配電阻。 其值應等於差分阻抗的值。這樣信號品質會好些。

所以建議如下兩點:

(A)使用終端電阻實現對差分傳輸線的最大匹配,阻值一般在90~130Ω之間,系統也需要此終端電阻來產生正常工作的差分電壓;

(B)最好使用精度1~2%的表面貼電阻跨接在差分線上,必要時也可使用兩個阻值各為50Ω的電阻,並在中間通過一個電容接地,以濾去共模噪聲。

通常對於差分信號的CLOCK等要求等長的匹配要求是+/-10mils之內。

誤區三:認為差分走線一定要靠的很近。讓差分走線靠近無非是為了增強他們的耦合,既可以提高對噪聲的免疫力,還能充分利用磁場的相反極性來抵消對外界的電磁幹擾。雖說這種做法在大多數情況下是非常有利的,但不是絕對的,如果能保證讓它們得到充分的屏蔽,不受外界幹擾,那麼我們也就不需要再讓通過彼此的強耦合達到抗幹擾和抑制EMI 的目的了。如何才能保證差分走線具有良好的隔離和屏蔽呢?增大與其它信號走線的間距是最基本的途徑之一,電磁場能量是隨著距離呈平方關係遞減的,一般線間距超過4 倍線寬時,它們之間的幹擾就極其微弱了,基本可以忽略。此外,通過地平面的隔離也可以起到很好的屏蔽作用,這種結構在高頻的(10G 以上)IC 封裝PCB 設計中經常會用採用,被稱為CPW 結構,可以保證嚴格的差分阻抗控制(2Z0)。

差分走線也可以走在不同的信號層中,但一般不建議這種走法,因為不同的層產生的諸如阻抗、過孔的差別會破壞差模傳輸的效果,引入共模噪聲。此外,如果相鄰兩層耦合不夠緊密的話,會降低差分走線抵抗噪聲的能力,但如果能保持和周圍走線適當的間距,串擾就不是個問題。在一般頻率(GHz 以下),EMI也不會是很嚴重的問題,實驗表明,相距500Mils 的差分走線,在3 米之外的輻射能量衰減已經達到60dB,足以滿足FCC 的電磁輻射標準,所以設計者根本不用過分擔心差分線耦合不夠而造成電磁不兼容問題。


相關焦點

  • PCB布局布線的相關基本原理和設計技巧
    但是隨著信號頻率不斷提升,很多時候,工程師需要了解有關PCB布局布線的基本的原則和技巧,才可以讓自己的設計完美無缺。 下面涵蓋了PCB布局布線的相關基本原理和設計技巧,以問答形式解答了有關PCB布局布線方面的疑難問題。 1 PCB布局布線的相關基本原理和設計技巧 1、[問] 高頻信號布線時要注意哪些問題?
  • 如何畫雙層pcb板_雙層pcb板布線規則(操作技巧與案例分析)
    用PROTEL畫雙面pcb板子的時候,在TopLayer(頂層)上畫導線連接元器件,就是在頂層畫板; 選擇BottomLayer(底層),在底層上畫導線連接元器件,就是在底層上畫板。以上就是畫雙層pcb的基礎。 在畫雙層pcb板之前,先要確定好元器件的布局,而在布線的時候先布關鍵晶體、晶振電路,時鐘電路,CPU等信號線,一定要遵守環流面積儘量小的原則。
  • PCB布局布線的相關基本原理和設計技巧100問
    下面涵蓋了PCB布局布線的相關基本原理和設計技巧,以問答形式解答了有關PCB布局布線方面的疑難問題。 1 高頻信號布線時要注意哪些問題?除布局布線需要注意外,有無其他方法來進行抑制(除屏蔽的手段) [答] 要從運放的幾個接口入手,輸入端要防止空間耦合幹擾和PCB串擾(布局改善);電源需要不同容值去耦電容。測試可以用示波器的探頭測試上面說的位置,判斷出幹擾從何而來。PWM信號如果是通過低通濾波變成直流控制電壓的話,可以考慮就進做濾波,或者並聯對地一個小電容,讓PWM的波形變圓,減少高頻分量。
  • 電巢學堂:104條 PCB 布局布線技巧問答,助你畫板無憂!
    對一些信號布線長度要求必須嚴格等長,高速數字PCB板的等線長是為了使各信號的延遲差保持在一個範圍內,保證系統在同一周期內讀取的數據的有效性(延遲差超過一個時鐘周期時會錯讀下一周期的數據)。
  • 電巢學堂:104條 PCB 布局布線技巧問答,助你畫板無憂!_騰訊新聞
    但是隨著信號頻率不斷提升,很多時候,工程師需要了解有關PCB布局布線的基本的原則和技巧,才可以讓自己的設計完美無缺。 下面涵蓋了PCB布局布線的相關基本原理和設計技巧,以問答形式解答了有關PCB布局布線方面的疑難問題。
  • 手機射頻PCB板布局布線經驗總結
    對於分立元件電路,印製導線寬度在1.5mm左右時,即可完全滿足要求;對於集成電路,印製導線寬度可在0.2~1.0mm之間選擇。1.5.2 採用正確的布線策略採用平等走線可以減少導線電感,但導線之間的互感和分布電容增加,如果布局允許,最好採用井字形網狀布線結構,具體做法是印製板的一面橫向布線,另一面縱向布線,然後在交叉孔處用金屬化孔相連。
  • PCB布局布線的ESD抗擾能力測試和EMC設計
    對於整機來說,ESD抗擾能力不僅僅來自晶片的ESD耐壓,PCB的布局布線,甚至與工藝結構也有密切關係。在整機ESD試驗方面,本人也搞過了幾臺不同型號的產品,也算搞出了一點眉目,總體的解決思想是把靜電流向地,現總結如下。 1. 電源加TVS管 特別是對於裸露在外的一些接口,比如USB、VGA、DC、SD卡等,對這些接口進行接觸放電時,靜電很容易就會「串」到電源線上,靜電由本來的共模變成了差模,此時電源上就會產生一個很高的尖峰,很多晶片都承受不了,發生死機,復位等問題。
  • 104條 PCB 布局布線技巧問答,助你畫板無憂!
    如果要考慮使用等長線的話,兩根信號線之間的長度之差不能超過多少?如何計算? [答] 差分線計算思路:如果你傳一個正弦信號,你的長度差等於它傳輸波長的一半是,相位差就是180度,這時兩個信號就完全抵消了。 所以這時的長度差是值。以此類推,信號線差值一定要小於這個值。
  • 差分信號的原理以及在PCB設計中的處理方法解析
    當地當作電壓測量基準時,這種信號規劃被稱之為單端的。我們使用該術語是因為信號是用單個導體上的電壓來表示的。 另一方面,一個差分信號作用在兩個導體上。信號值是兩個導體間的電壓差。儘管不是非常必要,這兩個電壓的平均值還是會經常保持一致。我們用一個方法對差分信號做一下比喻,差分信號就好比是蹺蹺板上的兩個人,當一個人被蹺上去的時候,另一個人被蹺下來了 - 但是他們的平均位置是不變的。
  • PCB布線淺談
    PCB差分走線PCB元器件布局及走線4.具體的布線:以線路迴路面積最小為原則。PCB布線的具體建議:1.元器件的擺放:元器件的擺放以電氣信號走向為主原則,兼之緊湊、整齊、美觀的要求。如一些IC的電源100nF濾波旁路電容,以靠近IC電源腳為佳。
  • 差分信號線的分析
    差分信號和普通的單端信號走線相比,最明顯的優勢體現在以下三個方面:a.抗幹擾能力強,因為兩根差分走線之間的耦合很好,當外界存在噪聲幹擾時,幾乎是同時被耦合到兩條線上,而接收端關心的只是兩信號的差值,所以外界的共模噪聲可以被完全抵消。
  • 差分濾波器布局需要考慮的那些事兒
    打開APP 差分濾波器布局需要考慮的那些事兒 佚名 發表於 2017-02-10 11:37:29 今天我們就說說差分濾波器布局時需要考慮的那些點兒
  • 解析布線技巧提高嵌入式系統PCB的信號完整性
    但是隨著嵌入式系統的發展,採用的電路基本上都是高頻電路,由於時鐘頻率的提高,信號上升沿也變短,印製電路對經過信號產生的容抗和感抗將遠遠大於印製電路本身的電阻,嚴重影響信號的完整性。對於嵌入式系統,當時鐘頻率超過100 MHz或上升沿小於1 ns時,信號完整性效應就變得重要了。
  • 淺談差分處理和信號分析
    當地當作電壓測量基準時,這種信號規劃被稱之為單端的。我們使用該術語是因為信號是用單個導體上的電壓來表示的。 另一方面,一個差分信號作用在兩個導體上。信號值是兩個導體間的電壓差。儘管不是非常必要,這兩個電壓的平均值還是會經常保持一致。我們用一個方法對差分信號做一下比喻,差分信號就好比是蹺蹺板上的兩個人,當一個人被蹺上去的時候,另一個人被蹺下來了 - 但是他們的平均位置是不變的。
  • 開關電源的電磁幹擾分析 PCB布局及布線介紹
    開關電源的電磁幹擾分析 PCB布局及布線介紹 工程師3 發表於 2018-04-26 16:19:00 開關電源因體積小、功率因數較大等優點,在通信
  • 利用眼圖解決USB在布線中的信號完整性問題
    但在實際生產設計中,由於USB的傳輸速率較高,而系統中電路板上元器件的分布、高速傳輸布局布線等各類參數,引起高速信號的完整性缺陷的,所以由PCB設計所引起的信號完整性問題是高速數字PCB(印製電路板)生產設計者必須關心的問題。
  • 如何在模擬電路PCB板上做好信號線的布局走線?
    現實情況是,不可能將所有的信號線都做成最短,因而,布線時首先要考慮的就是最容易產生幹擾的信號線。 在模擬電路印製電路板中,信號線能完成各種功能,如信號輸入、反饋、輸出以及提供基準信號等。因此,對於不同的應用,信號線都必須以各種方式進行優化。但是,有一個公認的準則就是在所有模擬電路印製電路板中,信號線應儘可能的短,這是因為信號線越長,電路中的感應和電容捐合就越多,這是不希望看到的。
  • pcb原理圖設計步驟
    pcb原理圖設計步驟 陳翠 發表於 2019-04-28 16:06:39   pcb原理圖設計步驟
  • PCB設計100問
    在電子產品設計中,PCB布局布線是最重要的一步,PCB布局布線的好壞將直接影響電路的性能。 現在,雖然有很多軟體可以實現PCB自動布局布線。但是隨著信號頻率不斷提升,很多時候,工程師需要了解有關PCB布局布線的最基本的原則和技巧,才可以讓自己的設計完美無缺。