經典,一文講透ESD原理和設計

2021-01-15 EDN電子技術設計

一直想給大家講講ESD的理論,很經典。但是由於理論性太強,任何理論都是一環套一環的,如果你不會畫雞蛋,註定了你就不會畫大衛。


先來談靜電放電(ESD: Electrostatic Discharge)是什麼?這應該是造成所有電子元器件或集成電路系統造成過度電應力破壞的主要元兇。因為靜電通常瞬間電壓非常高(>幾千伏),所以這種損傷是毀滅性和永久性的,會造成電路直接燒毀。所以預防靜電損傷是所有IC設計和製造的頭號難題。


靜電,通常都是人為產生的,如生產、組裝、測試、存放、搬運等過程中都有可能使得靜電累積在人體、儀器或設備中,甚至元器件本身也會累積靜電,當人們在不知情的情況下使這些帶電的物體接觸就會形成放電路徑,瞬間使得電子元件或系統遭到靜電放電的損壞(這就是為什麼以前修電腦都必須要配戴靜電環託在工作桌上,防止人體的靜電損傷晶片),如同雲層中儲存的電荷瞬間擊穿雲層產生劇烈的閃電,會把大地劈開一樣,而且通常都是在雨天來臨之際,因為空氣溼度大易形成導電通到。  

那麼,如何防止靜電放電損傷呢?首先當然改變壞境從源頭減少靜電(比如減少摩擦、少穿羊毛類毛衣、控制空氣溫溼度等),當然這不是我們今天討論的重點。


我們今天要討論的時候如何在電路裡面涉及保護電路,當外界有靜電的時候我們的電子元器件或系統能夠自我保護避免被靜電損壞(其實就是安裝一個避雷針)。這也是很多IC設計和製造業者的頭號難題,很多公司有專門設計ESD的團隊,今天我就和大家從最基本的理論講起逐步講解ESD保護的原理及注意點,你會發現前面講的PN結/二極體、三極體、MOS管、snap-back全都用上了。。。


以前的專題講解PN結二極體理論的時候,就講過二極體有一個特性:正嚮導通反向截止,而且反偏電壓繼續增加會發生雪崩擊穿而導通,我們稱之為鉗位二極體(Clamp)。這正是我們設計靜電保護所需要的理論基礎,我們就是利用這個反向截止特性讓這個旁路在正常工作時處於斷開狀態,而外界有靜電的時候這個旁路二極體發生雪崩擊穿而形成旁路通路保護了內部電路或者柵極(是不是類似家裡水槽有個溢水口,防止水龍頭忘關了導致整個衛生間水災)。


那麼問題來了,這個擊穿了這個保護電路是不是就徹底死了?難道是一次性的?答案當然不是。PN結的擊穿分兩種,分別是電擊穿和熱擊穿,電擊穿指的是雪崩擊穿(低濃度)和齊納擊穿(高濃度),而這個電擊穿主要是載流子碰撞電離產生新的電子-空穴對(electron-hole),所以它是可恢復的。但是熱擊穿是不可恢復的,因為熱量聚集導致矽(Si)被熔融燒毀了。所以我們需要控制在導通的瞬間控制電流,一般會在保護二極體再串聯一個高電阻。


另外,大家是不是可以舉一反三理解為什麼ESD的區域是不能form Silicide的?還有給大家一個理論,ESD通常都是在晶片輸入端的Pad旁邊,不能在晶片裡面,因為我們總是希望外界的靜電需要第一時間洩放掉吧,放在裡面會有延遲的(關注我前面解剖的那個晶片PAD旁邊都有二極體。甚至有放兩級ESD的,達到雙重保護的目的。


  


在講ESD的原理和Process之前,我們先講下ESD的標準以及測試方法,根據靜電的產生方式以及對電路的損傷模式不同通常分為四種測試方式:人體放電模式(HBM: Human-Body Model)、機器放電模式(Machine Model)、元件充電模式(CDM: Charge-Device Model)、電場感應模式(FIM: Field-Induced Model),但是業界通常使用前兩種模式來測試(HBM, MM)。


1、,人體放電模式(HBM):當然就是人體摩擦產生了電荷突然碰到晶片釋放的電荷導致晶片燒毀擊穿,秋天和別人觸碰經常觸電就是這個原因。業界對HBM的ESD標準也有跡可循(MIL-STD-883C method 3015.7,等效人體電容為100pF,等效人體電阻為1.5Kohm),或者國際電子工業標準(EIA/JESD22-A114-A)也有規定,看你要follow哪一份了。如果是MIL-STD-883C method 3015.7,它規定小於<2kV的則為Class-1,在2kV~4kV的為class-2,4kV~16kV的為class-3。


  

2、 ,機器放電模式(MM):當然就是機器(如robot)移動產生的靜電觸碰晶片時由pin腳釋放,次標準為EIAJ-IC-121 method 20(或者標準EIA/JESD22-A115-A),等效機器電阻為0 (因為金屬),電容依舊為100pF。由於機器是金屬且電阻為0,所以放電時間很短,幾乎是ms或者us之間。但是更重要的問題是,由於等效電阻為0,所以電流很大,所以即使是200V的MM放電也比2kV的HBM放電的危害大。而且機器本身由於有很多導線互相會產生耦合作用,所以電流會隨時間變化而幹擾變化。
  


ESD的測試方法類似FAB裡面的GOI測試,指定pin之後先給他一個ESD電壓,持續一段時間後,然後再回來測試電性看看是否損壞,沒問題再去加一個step的ESD電壓再持續一段時間,再測電性,如此反覆直至擊穿,此時的擊穿電壓為ESD擊穿的臨界電壓(ESD failure threshold Voltage)。通常我們都是給電路打三次電壓(3 zaps),為了降低測試周期,通常起始電壓用標準電壓的70% ESD threshold,每個step可以根據需要自己調整50V或者100V。


(1). Stress number = 3 Zaps. (5 Zaps, the worst case)
(2). Stress step         ΔVESD = 50V(100V) for VZAP <=1000VΔVESD = 100V(250V, 500V) for VZAP > 1000V
(3). Starting VZAP = 70% of averaged ESD failure threshold (VESD)
  另外,因為每個chip的pin腳很多,你是一個個pin測試還是組合pin測試,所以會分為幾種組合:I/O-pin測試(Input and Output pins)、pin-to-pin測試、Vdd-Vss測試(輸入端到輸出端)、Analog-pin。
 

  
  

  

3、,Vdd-Vss之間靜電放電:只需要把Vdd和Vss接起來,所有的I/O全部浮接(floating),這樣給靜電讓他穿過Vdd與Vss之間。



4、,Analog-pin放電測試:因為模擬電路很多差分比對(Differential Pair)或者運算放大器(OP AMP)都是有兩個輸入端的,防止一個損壞導致差分比對或運算失效,所以需要單獨做ESD測試,當然就是只針對這兩個pin,其他pin全部浮接(floating)。
  

 好了,ESD的原理和測試部分就講到這裡了,下面接著講Process和設計上的factor。


隨著摩爾定律的進一步縮小,器件尺寸越來越小,結深越來越淺,GOX越來越薄,所以靜電擊穿越來越容易,而且在Advance製程裡面,Silicide引入也會讓靜電擊穿變得更加尖銳,所以幾乎所有的晶片設計都要克服靜電擊穿問題。


  


靜電放電保護可以從FAB端的Process解決,也可以從IC設計端的Layout來設計,所以你會看到Prcess有一個ESD的option layer,或者Design rule裡面有ESD的設計規則可供客戶選擇等等。當然有些客戶也會自己根據SPICE model的電性通過layout來設計ESD。


1、,製程上的ESD:要麼改變PN結,要麼改變PN結的負載電阻,而改變PN結只能靠ESD_IMP了,而改變與PN結的負載電阻,就是用non-silicide或者串聯電阻的方法了。


1) Source/Drain的ESD implant:因為我們的LDD結構在gate poly兩邊很容易形成兩個淺結,而這個淺結的尖角電場比較集中,而且因為是淺結,所以它與Gate比較近,所以受Gate的末端電場影響比較大,所以這樣的LDD尖角在耐ESD放電的能力是比較差的(<1kV),所以如果這樣的Device用在I/O埠,很容造成ESD損傷。所以根據這個理論,我們需要一個單獨的器件沒有LDD,但是需要另外一道ESD implant,打一個比較深的N+_S/D,這樣就可以讓那個尖角變圓而且離表面很遠,所以可以明顯提高ESD擊穿能力(>4kV)。但是這樣的話這個額外的MOS的Gate就必須很長防止穿通(punchthrough),而且因為器件不一樣了,所以需要單獨提取器件的SPICE Model。
  
 2) 接觸孔(contact)的ESD implant:在LDD器件的N+漏極的孔下面打一個P+的硼,而且深度要超過N+漏極(drain)的深度,這樣就可以讓原來Drain的擊穿電壓降低(8V-->6V),所以可以在LDD尖角發生擊穿之前先從Drain擊穿導走從而保護Drain和Gate的擊穿。所以這樣的設計能夠保持器件尺寸不變,且MOS結構沒有改變,故不需要重新提取SPICE model。當然這種智能用於non-silicide製程,否則contact你也打不進去implant。
  

3) SAB (SAlicide Block):一般我們為了降低MOS的互連電容,我們會使用silicide/SAlicide製程,但是這樣器件如果工作在輸出端,我們的器件負載電阻變低,外界ESD電壓將會全部加載在LDD和Gate結構之間很容易擊穿損傷,所以在輸出級的MOS的Silicide/Salicide我們通常會用SAB(SAlicide Block)光罩擋住RPO,不要形成silicide,增加一個photo layer成本增加,但是ESD電壓可以從1kV提高到4kV。
  

4)串聯電阻法:這種方法不用增加光罩,應該是最省錢的了,原理有點類似第三種(SAB)增加電阻法,我就故意給他串聯一個電阻(比如Rs_NW,或者HiR,等),這樣也達到了SAB的方法。
  


2、,設計上的ESD:這就完全靠設計者的功夫了,有些公司在設計規則就已經提供給客戶solution了,客戶只要照著畫就行了,有些沒有的則只能靠客戶自己的designer了,很多設計規則都是寫著這個只是guideline/reference,不是guarantee的。一般都是把Gate/Source/Bulk短接在一起,把Drain結在I/O端承受ESD的浪湧(surge)電壓,NMOS稱之為GGNMOS (Gate-Grounded NMOS),PMOS稱之為GDPMOS (Gate-to-Drain PMOS)。


以NMOS為例,原理都是Gate關閉狀態,Source/Bulk的PN結本來是短接0偏的,當I/O端有大電壓時,則Drain/Bulk PN結雪崩擊穿,瞬間bulk有大電流與襯底電阻形成壓差導致Bulk/Source的PN正偏,所以這個MOS的寄生橫向NPN管進入放大區(發射結正偏,集電結反偏),所以呈現Snap-Back特性,起到保護作用。PMOS同理推導。
  


這個原理看起來簡單,但是設計的精髓(know-how)是什麼?怎麼觸發BJT?怎麼維持Snap-back?怎麼撐到HBM>2KV or 4KV?


如何觸發?必須有足夠大的襯底電流,所以後來發展到了現在普遍採用的多指交叉並聯結構(multi-finger)。但是這種結構主要技術問題是基區寬度增加,放大係數減小,所以Snap-back不容易開啟。而且隨著finger數量增多,會導致每個finger之間的均勻開啟變得很困難,這也是ESD設計的瓶頸所在。
  

如果要改變這種問題,大概有兩種做法(因為triger的是電壓,改善電壓要麼是電阻要麼是電流):1、利用SAB(SAlicide-Block)在I/O的Drain上形成一個高阻的non-Silicide區域,使得漏極方塊電阻增大,而使得ESD電流分布更均勻,從而提高洩放能力;2、增加一道P-ESD (Inner-Pickup imp,類似上面的接觸孔P+ ESD imp),在N+Drain下面打一個P+,降低Drain的雪崩擊穿電壓,更早有比較多的雪崩擊穿電流(詳見文獻論文: Inner Pickup on ESD of multi-finger NMOS.pdf)。


對於Snap-back的ESD有兩個小小的常識要跟大家分享一下:


1)NMOS我們通常都能看到比較好的Snap-back特性,但是實際上PMOS很難有snap-back特性,而且PMOS耐ESD的特性普遍比NMOS好,這個道理同HCI效應,主要是因為NMOS擊穿時候產生的是電子,遷移率很大,所以Isub很大容易使得Bulk/Source正嚮導通,但是PMOS就難咯。


 2) Trigger電壓/Hold電壓: Trigger電壓當然就是之前將的snap-back的第一個拐點(Knee-point),寄生BJT的擊穿電壓,而且要介於BVCEO與BVCBO之間。而Hold電壓就是要維持Snap-back持續ON,但是又不能進入柵鎖(Latch-up)狀態,否則就進入二次擊穿(熱擊穿)而損壞了。還有個概念就是二次擊穿電流,就是進入Latch-up之後I^2*R熱量驟增導致矽融化了,而這個就是要限流,可以通過控制W/L,或者增加一個限流高阻,最簡單最常用的方法是拉大Drain的距離/拉大SAB的距離(ESD rule的普遍做法)。


3、,柵極耦合(Gate-Couple) ESD技術:我們剛剛講過,Multi-finger的ESD設計的瓶頸是開啟的均勻性,假設有10隻finger,而在ESD 放電發生時,這10 支finger 並不一定會同時導通(一般是因Breakdown 而導通),常見到只有2-3 支finger會先導通,這是因布局上無法使每finger的相對位置及拉線方向完全相同所致,這2~3 支finger 一導通,ESD電流便集中流向這2~3支的finger,而其它的finger 仍是保持關閉的,所以其ESD 防護能力等效於只有2~3 支finger的防護能力,而非10 支finger 的防護能力。


這也就是為何組件尺寸已經做得很大,但ESD 防護能力並未如預期般地上升的主要原因,增打面積未能預期帶來ESD增強,怎麼辦?其實很簡單,就是要降低Vt1(Trigger電壓),我們通過柵極增加電壓的方式,讓襯底先開啟代替擊穿而提前導通產生襯底電流,這時候就能夠讓其他finger也一起開啟進入導通狀態,讓每個finger都來承受ESD電流,真正發揮大面積的ESD作用。


但是這種GCNMOS的ESD設計有個缺點是溝道開啟了產生了電流容易造成柵氧擊穿,所以他不見的是一種很好的ESD設計方案,而且有源區越小則柵壓的影響越大,而有源區越大則snap-back越難開啟,所以很難把握。

4、,還有一種複雜的ESD保護電路: 可控矽晶閘管(SCR: Silicon Controlled Rectifier),它就是我們之前講過的CMOS寄生的PNPN結構觸發產生Snap-Back並且Latch-up,通過ON/OFF實現對電路的保護,大家可以回顧一下,只要把上一篇裡面那些抑制LATCH-up的factor想法讓其發生就可以了,不過只能適用於Layout,不能適用於Process,否則Latch-up又要fail了。
 

最後,ESD的設計學問太深了,我這裡只是拋磚引玉給FAB的人科普一下了,基本上ESD的方案有如下幾種:電阻分壓、二極體、MOS、寄生BJT、SCR(PNPN structure)等幾種方法。而且ESD不僅和Design相關,更和FAB的process相關,而且學問太深了,我也不是很懂。
 

來源:中國質量俱樂部 官方論壇


長按二維碼識別關注

電子路上一起走!

相關焦點

  • 採用TVS二極體的ESD原理及典型電路
    esd保護對高密度、小型化和具有複雜功能的電子設備而言具有重要意義。本文探討了採用TVS二極體防止esd時,最小擊穿電壓和擊穿電流、最大反向漏電流和額定反向關斷電壓等參數對電路的影響及選擇準則,並針對便攜消費電子設備、機頂盒、以及個人電腦中的視頻線路保護、USB保護和RJ-45接口等介紹了一些典型應用。
  • Ethernet 防雷及 ESD 保護設計
    氣體放電管乙太網Ethernet 防雷及 ESD 保護設計乙太網是現有區域網中最通用的通訊協議標準,由 Xerox 公司創建並由 Xerox、Intel 和 DEC 公司聯合開發的基帶區域網規範。眼圖氣體放電管與esd二極體保護方案一:
  • 仲景「三分鐘講透經典」執行小組:守正篤實·貫徹執行
    如何設計生動有趣、形式多樣的項目,幫助員工輕鬆掌握「三分鐘講透經典」的精髓,是人力資源部需要深思深研的;做到「人人能講人人會講」,點燃星星之火,統一發聲,形成合力,繼而形成燎原之勢,是我們堅持不懈需要去探索和努力的方向。
  • 仲景「三分鐘講透經典」執行小組:守正篤實·貫徹執行 - 復禾健康
    如何設計生動有趣、形式多樣的項目,幫助員工輕鬆掌握「三分鐘講透經典」的精髓,是人力資源部需要深思深研的;做到「人人能講人人會講」,點燃星星之火,統一發聲,形成合力,繼而形成燎原之勢,是我們堅持不懈需要去探索和努力的方向。
  • 潔淨室靜電保護(ESD)原理和設計(非常好!)
    一直想給大家講講ESD的理論,很經典。但是由於理論性太強,如果前面那些器件理論以及snap-back理論不懂的話,這個大家也不要浪費時間看了。任何理論都是一環套一環的,如果你不會畫雞蛋,註定了你就不會畫大衛。
  • Python圖表繪製進階,圖例和標題你真的會添加嗎?一文講透
    在Python的圖表繪製中,圖例和標題是兩個重要的組件,尤其在繪圖區域出現多個圖形時,如果這些圖形不添加說明,那麼對於圖表受眾人員來說,就會很難識別出這些圖形中的主要內容,因此這就顯示出了圖例的重要性,因為圖例可以標記每個圖形所代表的內容;同樣,如果想讓受眾人員搞清楚繪圖區域中的內容所代表的意思
  • 獲取幾何測量的估計標準偏差(esd)
    to get the measurements with esd's.獲取幾何測量的估計標準偏差(esd)Olex2可以計算各種幾何測量的估計標準偏差(esd, Estimated Standard Deviation),若將CIF加載到Olex2中,當滑鼠懸停在鍵或選定鍵上時,工具提示中將顯示CIF中可用的esd(鍵長和角度);使用'sel'指令在控制臺中列印這些數值。為計算esd,Olex2需要方差-協方差矩陣。
  • 一個故事講透「價值主張設計」
    價值主張設計,是商業模式中最重要的環節。我們前面在介紹營銷方法論時講過「價值發現」和「企業戰略」,但「價值發現」和「企業戰略」如何落地?這裡有一套非常可愛的工具——價值主張畫布。不足之處是,這本工具書講的比較枯燥,也比較囉嗦,反正我看了幾遍都沒有看下去,但我相信它是有用的。
  • 靜電放電(ESD)測試原理和方案解決
    因為靜電通常瞬間電壓非常高(>幾千伏),所以這種損傷是毀滅性和永久性的,會造成電路直接燒毀。所以預防靜電損傷是所有IC設計和製造的頭號難題。我們今天要討論的是如何在電路裡面設計保護電路,當外界有靜電的時候我們的電子元器件或系統能夠自我保護避免被靜電損壞(其實就是安裝一個避雷針)。
  • 一文講透「十大戰略」模型|7000字長文
    他們對我有獨到的見解,甚至還專門為我分成了十大學派:設計學派、計劃學派、定位學派、企業家學派、認知學派、學習學派、權力學派、文化學派、環境學派、結構學派。所以今天請允許我為你介紹這十大學派。相信你聽完後,可以變成自己企業的醫生,能更好地找到我,對症下藥。—1 —設計學派首先,是設計學派。他們對我的看法很有意思。
  • RC正弦波振蕩器工作原理和經典RC振蕩電路設計
    打開APP RC正弦波振蕩器工作原理和經典RC振蕩電路設計 發表於 2017-05-10 16:42:10 振蕩電路的原理圖如上圖所示。其中集成運放A作為放大電路,它的選頻網絡是一個由R、C元件組成的串並聯網絡,RF和R』支路引入一個負反饋。由圖可見,串並聯網絡中的R1、C1和R2、C2以及負反饋支路中的RF和R』正好組成一個電橋的四個臂,因此這種電路又稱為文氏電橋振蕩電路。
  • 一文講透
    關於功率因數的討論網上也有不少文章,但很多人仍然對一些概念存有誤解,這將為系統的設計帶來諸多危害,有必要在此再加以澄清。一、功率因數的由來和含義在電氣領域的負載有三個基本品種:電阻、電容和電感。電阻是消耗功率的器件,電容和電感是儲存功率的器件。
  • 一文掌握定向耦合器設計
    我們在功分器設計一文中,詳細敘述了功分器設計的相關知識,功分器主要實現功率的比例分配,但是很多時候,我們希望輸入信號能夠按照一定的相位和功率關係去分配,比如發射機,收信機的工作狀態監控,從而構成混頻器,衰減器,移相器,功率放大器等等,這個功率混合電路就叫做定向耦合器。
  • 深度拆解:一文講透雲集商業模式的本質是什麼(上)
    今天我將用一文講透雲集商業模式的本質,應該是你能看到說雲集文章裡面說的最全面的了,想做好社交電商,值得收藏。代理既要囤貨、倉儲,還要負責賣貨,後期的物流和售後也攬在自己身上。微商的核心能力是基於社交關係完成商品信息的傳達和售賣,而過多沉重又分散的任務,嚴重影響了微商的效率和效益。傳統品牌微商只有自有的幾個產品,非知名品牌,非標品,推廣難度高。傳統微商都是自己收錢,自己批發,財務和稅務合規性很差,存在潛在風險。而雲集的出現,就是針對這些痛點,做的一次全新升級。
  • 霍金解析雙縫試驗背後的量子原理(圖文並茂,徹底講透)
    > 《大設計》簡介《大設計》是2011年湖南科學技術出版社出版的圖書,作者是史蒂芬·霍金。世界圖像是一個模型或理論以及一系列將其元素和觀測相連接的規則。霍金將它稱為依賴模型的實在性。這和柏拉圖以來的許多哲學家所堅持的舊實在論不同。舊實在論體現在經典科學的圖像是存在一個與觀察者無關的外部世界。現代物理學,尤其是量子論擊碎了舊實在論。20世紀40年代,費恩曼提出了量子論的歷史求和表述。在這個基礎上,約翰·惠勒提出了「延遲選擇」的理想實驗。
  • 磁懸浮、磁懸浮軸承、一文講透!
    自90年代以來,磁懸浮技術開始應用在軸承上,帶來的無接觸、無摩擦、壽命長、不用潤滑以及高精度等特殊的優點,國內外學者和企業界人士都對其傾注了極大的興趣和研究熱情。高速磁懸浮電機高速磁懸浮電機是近年熱門的一個新研究方向,集磁懸浮軸承和電動機於一體,具有自懸浮和驅動能力,不需要任何獨立的軸承支撐,具有體積小、臨界轉速高等特點,更適合於超高速運行的場合,也適合小型乃至超小型結構。
  • 初中數學經典壓軸題匯總整理,啃透上重點很輕鬆!務必收藏好
    初中數學經典壓軸題匯總整理,啃透上重點很輕鬆!務必收藏好初中數學是一門邏輯性很強的學科,而且還具有層層遞進的特點,所以同學們務必要將每個章節的知識點啃透掌握,如果出現知識點斷層這樣的情況,那麼對於後面的學習只會舉步維艱,尤其是初中數學考試當中的壓軸題,經常都會出現函數、幾何等知識一起考察的情況,所以同學們一定要將相應的基礎知識和公式定理啃透掌握才行。
  • MOSFET的每個特性參數都講透了,乾貨滿滿!
    MOSFET的每個特性參數都講透了,乾貨滿滿! 同步整流和非同步整流有什麼區別?
  • 一文看懂取樣電阻的工作原理
    打開APP 一文看懂取樣電阻的工作原理 發表於 2019-08-18 11:16:35   一,電流檢測電阻的基本原理   根據歐姆定律
  • 景觀材料詳解——鋪地磚系列篇一(透水磚)
    甘肅永靖的馬家灣新石器時代遺址的住宅表面鋪有一層硬質表面,上面混有草泥和一種紅粘土。質地堅硬,表面平坦,經過烘烤後,一些房屋的地面呈紅棕色,這應該是最早的用火烘烤地面的實例。《詩經·國風·陳風·防有鵲巢》雲」中唐有甓」,「中唐」是朝殿的正道,「甓」是指鋪地磚。它表明,早在西周至春秋時期,就用燒結磚鋪路。在漢代,生產了定型和標準化的帶狀磚。