數字電路的上升沿、下降沿,你到底搞懂幾分?

2020-11-26 電子工程專輯


數字電路中,把電壓的高低用邏輯電平來表示。邏輯電平包括高電平和低電平這兩種。不同的元器件形成的數字電路,電壓對應的邏輯電平也不同。在TTL門電路中,把大於3.5伏的電壓規定為邏輯高電平,用數字1表示;把電壓小於0.3伏的電壓規定為邏輯低電平,用數字0表示。數字電平從0變為1 的那一瞬間叫作上升沿 ,從1到0的那一瞬間叫作下降沿!

上升沿如下圖示
就是指某個點的電位由低電位變成高電位的瞬間,採集的一個點動動作。例如你有一個帶自鎖的DC36V的接觸器,當接觸器啟動時,電壓一下子從0V變為36V,並且一直處於36V接通狀態!但上升沿只是在接觸器接通的瞬間(一個掃描周期),接通一下,然後就斷開了。差不多相當於接通瞬間的點動按鈕。上升沿:比如我們的矩形波,從0-1時,為上升沿,1-0時,為下降沿。在你需要某個信號為ON,而又不希望該信號的常ON(或OFF)狀態影響你使用時,可用上升沿和下降沿指令。

上升沿就是從0變成1中間的過程

圖中所示,A為上升沿,B為下降沿。這是電子裡的普通方波。

上升沿就是在這個邏輯信號從0變為1的第一個周期時,是接通的,以後的掃面周期就斷開了!直到這個邏輯從1變成0 (其實就是下降沿了),再次從0變成1時又接通一個掃描周期!
上升下降沿就是使用開關從0到1閉合時,或從1到0開關斷開時,發出一個動作一個掃描周期的脈衝信號,應用範圍比較廣泛,但是上升下降沿在西門子300等plc編程時,不能使用臨時變量,這個一定要注意。西門子200的P指令就相對於三菱的PLS上升微分指令,N指令就相對於PLF下降沿微分指令。使用道理是一樣的。
1、如果設備運行的狀態為開關量輸入,上升沿則表示設備開始啟動,下降沿則表示設備停機。

2、按鈕為開關量輸入,按下為上升沿,釋放為下降沿。 
上升沿:常開到閉合觸發的瞬間執行!
下降沿:常閉到斷開的瞬間執行。
上升沿就像點動啟動按鈕,
下降沿就像點動停止按鈕!

1、三菱plc,使用上升沿脈衝啟動,跟使用下降沿脈衝啟動有何區別?
是有區別的,上升沿是指按鍵一按下的那一瞬間就控制輸出(不管松不鬆開);而下降沿是指按鍵鬆開的那一瞬間才控制輸出,如果按下按鍵一直不鬆開那就一沒有動作。

2、PLC程序為什麼上升沿和下降沿同時得電?
上升沿是信號接通的瞬間
下降沿是信號斷開的瞬間
如果你的信號是點動信號接通停留的時間很短,所以上升沿和下降沿接近同時接通!

3、plc上升和下降沿指令是什麼時候產生的?
當你的開關按下(也就是電路閉合)的一瞬間產生的脈衝就是上升沿脈衝,而當你的開關彈起(也就是電路斷開)的一瞬間產生的脈衝就是下降沿脈衝。

4、三菱plc如何發一個脈衝?
三菱PLC內置了3個時間脈衝的特殊輔助繼電器
分別是
M8011為時間脈衝10ms
M8012為時間脈衝100ms
M8013為時間脈衝1s
要其它時間的脈衝則可通過定時器控制自動復位電路來完成!
都說外國電工布線牛到不行?今天就看看中國電工最強布線!


免責聲明:整理本文出於傳播相關技術知識,版權歸原作者所有。

相關焦點

  • 上升沿、下降沿——你懂嗎?
    不同的元器件形成的數字電路,電壓對應的邏輯電平也不同。在TTL門電路中,把大於3.5伏的電壓規定為邏輯高電平,用數字1表示;把電壓小於0.3伏的電壓規定為邏輯低電平,用數字0表示。數字電平從0變為1 的那一瞬間叫作上升沿 ,從1到0的那一瞬間叫作下降沿!
  • 一種數字控制的三相移相觸發電路的設計
    /net58和/net43,可見這3個信號的上升沿和下降沿都具有毛刺抖動信號。圖2中的電路A部分是邊沿檢測電路,其功能是利用a,b和c所有上升沿和下降沿產生小脈衝。電路A部分的輸出作為時鐘信號進入電路B,實現去抖動電路。當第一個脈衝到來時,觸發器輸出高電平,同時啟動電阻電容的充電電路,電容充電,當充電達到使其後面的反相器翻轉,觸發器復位,觸發器輸出低電平。
  • 數字電路一些經典問答
    v異步電路主要是組合邏輯電路,用於產生地址解碼器、FIFO或RAM的讀寫控制信號脈衝,其邏輯輸出與任何時鐘信號都沒有關係,解碼輸出產生的毛刺通常是可以監控的。同步電路是由時序電路(寄存器和各種觸發器)和組合邏輯電路構成的電路,其所有操作都是在嚴格的時鐘控制下完成的。這些時序電路共享同一個時鐘CLK,而所有的狀態變化都是在時鐘的上升沿(或下降沿)完成的。
  • 數字電路中D觸發器和D鎖存器分別有什麼作用?
    打開APP 數字電路中D觸發器和D鎖存器分別有什麼作用? 發表於 2017-11-24 09:20:41   用數位訊號完成對數字量進行算術運算和邏輯運算的電路稱為數字電路,或數字系統。由於它具有邏輯運算和邏輯處理功能,所以又稱數字邏輯電路。
  • 示波器探頭的上升時間和帶寬
    很少有工程師會用100MHZ的示波器去測量200MHZ的數位訊號,但是用它去測量99MHZ的信號又會怎樣呢?帶寬的精確含義到底是什麼呢?它又如何對數位訊號產生影響呢?圖3.1給我們提供了一些線索。圖中的兩個波形是用兩個帶寬相差很大的示波器探頭觀察同一個信號所看到的結果。上面的波形上升很快,而下面的則慢得多。
  • 數字電路中的幾個基本概念
    建立時間(setupTIme)是指在觸發器的時鐘信號上升沿到來以前,數據穩定不變的時間,如果建立時間不夠,數據將不能在這個時鐘上升沿被打入觸發器;保持時間
  • IGBT強驅動電路的設計及電流尖峰抑制方案
    開關損耗與驅動脈衝信號的上升沿陡度和下降沿陡度有很大關係。下降沿和上升沿越陡,相應的開關損耗就越小,即電壓和電流重迭的時間越短。但是較陡的上升沿和下降沿又會產生過大衝擊電流和電壓尖峰,威脅開關管的安全工作。因此要實現電源安全且高效率的工作,就要抑制或吸收這些電流和電壓尖峰。這裡給出了一種變壓器驅動的大功率IGBT模塊電路,它既具有較強的驅動能力,又能很好地吸收電壓和電流尖峰。
  • 手把手教你詳細的硬體電路設計
    獻給那些剛開始或即將開始設計硬體電路的人。時光飛逝,離我最初畫第一塊電路已有3年。剛剛開始接觸電路板的時候,與你一樣,俺充滿了疑惑同時又帶著些興奮。在網上許多關於硬體電路的經驗、知識讓人目不暇接。像信號完整性,EMI,PS設計準會把你搞暈。別急,一切要慢慢來。
  • 模擬信號與數位訊號
    ,但即使是所謂的純數字系統,仍然離不開模擬電路,因為數字電路實事上可以說是模擬電路的一種特例,比如說在模擬電路中我們採用電晶體的線性工作區間,而數字電路則採用電晶體的非線性工作區間,因此說模擬電路是電子系統中必須的組成部分。
  • 一種線性可調的死區產生電路
    圖1中的死區產生電路是由Vin1的上升沿延時電路和Vin2的下降沿延時電路組成的。這兩種功能的切換由Vsel端控制。圖1中的DSC(delay stage C )為延時斜坡產生電路,CSA(controller stage A)和CSB(controller stage B)是曲率校正電路並且把死區時間由電壓控制(Vc1,Vc2)調整為電阻控制。
  • 最簡單的脈衝電路原理
    打開APP 最簡單的脈衝電路原理 發表於 2017-11-15 08:46:55   最簡單的脈衝電路可以用一個電阻一個電容和一個觸發二極體形成,很多調光檯燈的可控矽就是這樣脈衝電路操作。
  • 光繪沿浦 美景如畫
    在沿浦三豐村近海,用於捕「鰻魚苗」的飄網迎風飄揚,夢幻而富有詩意。林英申攝潮水褪去,沿浦灘涂上常會浮現「巨龍」畫面。艾 琳攝黎明之前,深邃而又神秘的藍色海岸環抱著群山。日出東方,曙光穿過縹緲的雲彩,普照村落,揭開這個詩意小鎮的神秘面紗。
  • 硬體工程師必知必會系列(3):一款經典的數字二倍頻電路
    Author: Jackie Long本文介紹一種經典實用的數字二倍頻電路,其電路結構如下圖所示:它由一個同或門與一個時鐘上升沿有效的D觸發器(連接成翻轉器)組成,其中clk_in為外部輸入時鐘周期信號
  • 8089單片機三相全控橋整流的觸發電路設計方法
    採用數字式觸發電路能有效地克服上述缺點,這是由於數字式觸發電路是通過模/數轉換器將模擬星轉換成數字量,通過控制計數脈衝的個數來進行移相控制,因此其控制精度高,各相脈衝間的對稱性好,在大功率整流裝置中尤其能體現其優越性.1三相橋式全控整流電路
  • 簡易數字直流電壓表電路及程序
    (2)選擇單片機型號和所需外圍器件型號,設計單片機硬體電路原理圖採用MCS51系列單片機At89S51作為主控制器,外圍電路器件包括數碼管驅動、AD轉換器TLC549、基準電壓TL431等。數碼管驅動採用2個四聯共陰極數碼管顯示,由於單片機驅動能力有限,採用74HC244作為數碼管的驅動。
  • 山西永濟打造沿黃融合發展示範循環圈——做好「沿黃」綠色文章
    近年來,永濟市立足「黃河沿岸、三晉門戶、文明之源、生態富地」的生態建設定位,做好「沿黃」綠色文章,打造沿黃融合發展示範循環圈,推動優良生態、美麗城鄉、全域旅遊互促共進。生態治理再現綠水青山沿著平整的巡湖路往下走去,碧波蕩漾的伍姓湖漸漸出現在眼前。
  • 高速電路設計信號完整性的一些基本概念
    3.集總電路(Lumped circuit):在一般的電路分析中,電路的所有參數,如阻抗、容 抗、感抗都集中於空間的各個點上,各個元件上,各點之間的信號是瞬間傳遞的,這種 理想化的電路模型稱為集總電路。
  • 用於CDR電路的相位插值選擇電路設計
    這樣既避免了由於不同鎖相環輸出時鐘間的差異而造成系統性能的下降,又減小了晶片面積和系統功耗。 本文研究了時鐘數據恢復環路中多相正交參考時鐘的產生原理,根據所設計的2.5 Gbit/s CDR的要求,通過對傳統正交時鐘產生過程的分析,提出了一種新的相位插值一選擇方案,並採用0.18μmCMOS工藝實現。
  • 用最通俗的比喻讓你輕鬆搞懂射頻微波概念
    用最通俗的比喻讓你輕鬆搞懂射頻微波概念 21ic電子網 發表於 2021-01-02 17:49:00 射頻(RF)是 RadioFrequency 的縮寫,表示可以輻射到空間的電磁頻率範圍從 300kHz~
  • MCU引腳輸出模式中推輓輸出與開漏輸出電路原理區別
    這樣我們就可以用低電平邏輯控制輸出高電平邏輯了(這樣你就可以進行任意電平的轉換)。(例如加上上拉電阻就可以提供TTL/CMOS電平輸出等。)  8.OPEN-DRAIN提供了靈活的輸出方式,但是也有其弱點,就是帶來上升沿的延時。因為上升沿是通過外接上拉無源電阻對負載充電,所以當電阻選擇小時延時就小,但功耗大;反之延時大功耗小。所以如果對延時有要求,則建議用下降沿輸出。  應用中需注意:  1. 開漏和開集的原理類似,在許多應用中我們利用開集電路代替開漏電路。