EDA365:通孔的阻抗控制對PCB信號完整性會觸發什麼樣的影響?

2020-11-25 騰訊網

通孔在連接多層PCB的不同層上的走線方面起著導體的作用(印刷電路板)。

在低頻情況下,過孔不會影響信號傳輸。但是,隨著頻率的升高(高於1 GHz)和信號的上升沿變得陡峭(最多1ns),過孔不能簡單地視為電連接的函數,而是必須仔細考慮過孔對信號完整性的影響。通孔表現為傳輸線上阻抗不連續的斷點,導致信號反射。

然而,通孔帶來的問題更多地集中在寄生電容和寄生電感上。過孔寄生電容對電路的影響主要是延長信號的上升時間並降低電路的運行速度。

但是,寄生電感會削弱旁路電路的作用並降低整個電源系統的濾波功能

1

通孔對阻抗連續性的影響

根據通孔存在和通孔不存在時的TDR(時域反射儀)曲線,在通孔不存在的情況下確實發生明顯的信號延遲。

在不存在通孔的情況下,向第二測試孔傳輸信號的時間跨度為458ps,而在存在通孔的情況下,向第二測試孔傳輸信號的時間跨度為480ps。因此,通過引線將信號延遲22ps。

信號延遲主要由通孔的寄生電容引起,可通過以下公式得出:

在該式中,d 2是指焊盤直徑(mm)在地面上,d 1是指焊盤通孔的直徑(mm),T為PCB板厚度(mm),εr 參考層的介電常數C到寄生電容( pF)。

在本討論中,通孔的長度為0.96mm,通孔直徑為0.3mm,焊盤的直徑為0.5mm,介電常數為4.2,涉及上述公式,計算出的寄生電容約為0.562pF。

對於電阻為50Ω的信號傳輸線,此過孔將導致信號的上升時間發生變化,其變化量由以下公式計算:

根據上面介紹的公式,由通孔電容引起的上升時間變化為30.9ps,比測試結果(22ps)長9ps,這表明理論結果和實際結果之間確實存在變化。

總之,通孔寄生電容引起的信號延遲不是很明顯。

然而,就高速電路設計而言,應特別注意在跟蹤中應用過孔的多層轉換。

與寄生電容相比,過孔具有的寄生電感會導致更多的電路損壞。通孔的寄生電感可以通過以下公式得出:

在該公式中,L表示通孔的寄生電感(nH),h表示通孔的長度(mm),d表示通孔的直徑(mm)。

通孔寄生電感引起的等效阻抗可以通過以下公式計算得出:

測試信號的上升時間為500ps,等效阻抗為4.28Ω。但是通孔導致的阻抗變化達到12Ω以上,這表明測量值與理論計算值存在極大的差異。

2

通孔直徑對阻抗連續性的影響

根據一系列實驗,可以得出結論,通孔直徑越大,通孔的不連續性就越大。

在高頻,高速PCB設計過程中,通常將阻抗變化控制在±10%的範圍內,否則可能會產生信號失真。

3

焊盤尺寸對阻抗連續性的影響

寄生電容對高頻信號頻帶內的諧振點具有極大的影響,帶寬會隨著寄生電容而發生偏移。影響寄生電容的主要因素是焊盤尺寸,其對信號完整性的影響相同。因此,焊盤直徑越大,阻抗不連續性就會越強

當焊盤直徑在0.5mm至1.3mm範圍內變化時,由通孔引起的阻抗不連續性將不斷減小。當焊盤尺寸從0.5mm增加到0.7mm時,阻抗將具有相對較大的變化幅度。隨著焊盤尺寸的不斷增加,通孔阻抗的變化將變得平滑。因此,焊盤直徑越大,通孔引起的阻抗不連續性越小。

4

通過信號的返迴路徑

返回信號流的基本原理是,高速返回信號電流沿最低電感路徑流動

由於PCB板包含一個以上的接地層,因此返回信號電流直接沿著信號線下方最靠近信號線的接地層的一條路徑流動。當所有信號電流從一個點流到另一點時都沿著同一平面流動時,如果信號通過通孔從一個點流到另一個點,那麼當接地時,返回信號電流將不會跳躍。

在高速PCB設計中,可以通過信號電流提供返迴路徑,以消除阻抗失配。圍繞過孔,接地過孔可以設計成為信號電流提供返迴路徑,並在信號過孔和接地過孔之間產生電感環路。即使由於過孔的影響而導致阻抗不連續,電流也將能夠流向電感環路,從而改善信號質量。

5

通孔的信號完整性

S參數可用於評估通孔對信號完整性的影響,表示通道中所有成分的特性,包括損耗,衰減和反射等

根據本文利用的一系列實驗,表明接地通孔能夠減小傳輸損耗,並且在通孔周圍形成更多的接地通孔,傳輸損耗將更低。通過在過孔周圍添加接地孔可以在一定程度上減少過孔引起的損耗。

6

結論

結論一

通孔引起的阻抗不連續性受通孔直徑和焊盤尺寸的影響。通孔直徑和焊盤直徑越大,引起的阻抗不連續性將越嚴重。通孔引起的阻抗不連續性通常會隨著焊盤尺寸的增加而減小。

結論二

添加接地通孔可以明顯改善通孔阻抗不連續性,可以將其控制在±10%的範圍內。此外,添加接地通孔還可以明顯提高信號完整性。

文章整理自網絡,如有侵權,請聯繫我們!

相關焦點

  • 為了信號完整性,如何控制PCB的控制走線阻抗?
    沒有阻抗控制的話,將引發相當大的信號反射和信號失真,導致設計失敗。常見的信號,如PCI總線、PCI-E總線、USB、乙太網、DDR內存、LVDS信號等,均需要進行阻抗控制。阻抗控制最終需要通過PCB設計實現,對PCB板工藝也提出更高要求,經過與PCB廠的溝通,並結合EDA軟體的使用,按照信號完整性要求去控制走線的阻抗。本文引用地址:http://www.eepw.com.cn/article/201807/389726.htm  不同的走線方式都是可以通過計算得到對應的阻抗值。
  • 3D列印PCB如何幫助阻抗控制的布線
    這些工具旨在確保傳輸線的阻抗在其長度上保持一致,從而允許在兩端進行端接以防止反射。一致的阻抗還可以確保沿著互連的一致的傳播延遲,從而允許並行高速PCB信號(例如PCIe中的信號)的長度精確匹配以防止歪斜。
  • 阻抗板加工的阻抗控制
    在阻抗板加工處理中,如果有信號傳輸,則期望當信號從電源傳輸到接收機時,沒有任何反射,就可以傳輸到接收機而沒有任何反射,前提是能量損失小。要發生這種傳輸,電路中的阻抗必須等於發射機內部的阻抗,才能稱為「阻抗匹配」。
  • 分享| 信號完整性的重要性及關鍵問題
    信號完整性涉及數位訊號波形的質量下降和時序誤差,因為信號從發射器傳輸到接收器會通過封裝結構、PCB走線、通孔、柔性電纜和連接器等互連路徑。當今的高速總線設計如LpDDR4x、USB 3.2 Gen1 / 2(5Gbps / 10Gbps)、USB3.2x2(2x10Gbps)、PCIe和即將到來的USB4.0(2x20Gbps)在高頻數據從發送器流向接收器時會發生信號衰減。
  • 高速數據速率系統的信號完整性基礎知識
    摘要信號完整性是許多設計人員在高速數字電路設計中涉及的主要主題之一。信號完整性涉及數位訊號波形的質量下降和時序誤差,因為信號從發射器傳輸到接收器會通過封裝結構、PCB走線、通孔、柔性電纜和連接器等互連路徑。
  • PCB設計\"信號完整性\"名詞解釋
    1、什麼是信號完整性(Singnal Integrity)?本文引用地址:http://www.eepw.com.cn/article/201809/388484.htm信號完整性(Singnal Integrity)是指一個信號在電路中產生正確的相應的能力。
  • 信號完整性需要重視的幾大關鍵問題
    信號完整性是許多設計人員在高速數字電路設計中涉及的主要主題之一。信號完整性涉及數位訊號波形的質量下降和時序誤差,因為信號從發射器傳輸到接收器會通過封裝結構、PCB走線、通孔、柔性電纜和連接器等互連路徑。
  • PCB特性阻抗控制精度化的設計
    隨著以計算機為先導的電路信號傳輸高速化的迅速發展,其中一個非常重要的問題就是:要求PCB在高速信號傳輸中保持信號穩定,不產生誤動作,這就要求所使用的PCB的特性阻抗控制精度化的提高。對特性阻抗控制精度提出更為嚴格的要求,這對PCB製造廠來說確實是很大的挑戰,為此,本文針對如何滿足客戶嚴格的阻抗控制精度要求方面進行探討,希望能對PCB製造業同行有所幫助。
  • 基於信號完整性理論的PCB仿真設計與分析研究
    高速數字電路設計方面的問題突出體現為以下類型:(1)工作頻率的提高和信號上升/下降時間的縮短,會使設計系統的時序裕量縮小甚至出現時序方面的問題; (2)傳輸線效應導致的信號震蕩、過衝和下衝都會對設計系統的故障容限、噪聲容限以及單調性造成很大的威脅;(3)信號沿時間下降到1ns以後,信號之間的串擾就成為很重要的一個問題;(4)當信號沿的時間接近0.
  • PCB板的特性阻抗與特性阻抗控制
    為區別直流電的電阻,將交流電所遇到之阻力稱為阻抗 (Z)。Z=radic; R2 +(XL -XC)22、阻抗(Z)近年來,IC集成度的提高和應用,其信號傳輸頻率和速 度越來越高,因而在印製板導線中,信號傳輸(發射)高到 某一定值後,便會受到印製板導線本身的影響,從而導致傳 輸信號的嚴重失真或完全喪失。
  • PCB設計阻抗不連續怎麼辦?別慌,有解決方法!
    特性阻抗描述了信號沿傳輸線傳播時所受到的瞬態阻抗,這是影響傳輸線電路中信號完整性的一個主要因素。 如果沒有特殊說明,一般用特性阻抗來統稱傳輸線阻抗。影響特性阻抗的因素有:介電常數、介質厚度、線寬、銅箔厚度。
  • 關於PCB的阻抗控制
    沒有阻抗控制的話,將引發相當大的信號反射和信號失真,導致設計失敗。常見的信號,如PCI總線、PCI-E總線、USB、乙太網、DDR內存、LVDS信號等,均需要進行阻抗控制。阻抗控制最終需要通過PCB設計實現,對PCB板工藝也提出更高要求,經過與PCB廠的溝通,並結合EDA軟體的使用,按照信號完整性要求去控制走線的阻抗。
  • 解析布線技巧提高嵌入式系統PCB的信號完整性
    由於互連線不曾影響系統性能,所以互連線的電氣特性並不重要。在這種意義下對信號低速電路板中的互連線是暢通透明的。但是隨著嵌入式系統的發展,採用的電路基本上都是高頻電路,由於時鐘頻率的提高,信號上升沿也變短,印製電路對經過信號產生的容抗和感抗將遠遠大於印製電路本身的電阻,嚴重影響信號的完整性。對於嵌入式系統,當時鐘頻率超過100 MHz或上升沿小於1 ns時,信號完整性效應就變得重要了。
  • 淺談PCB的阻抗控制
    隨著電路設計日趨複雜和高速,如何保證各種信號(特別是高速信號)完整性,也就是保證信號質量,成為難題。此時,需要藉助傳輸線理論進行分析,控制信號線的特徵阻抗匹配成為關鍵,不嚴格的阻抗控制,將引發相當大的信號反射和信號失真,導致設計失敗。
  • EDA365:PCB設計只懂多層板選擇原則,卻不知疊層設計可不行
    PCB層疊結構設計對產品成本、產品EMC的好壞都有直接的影響。板層的增加,方便了布線,但也增加了成本。設計的時候需要考慮各方面的需求,以達到最佳的平衡。當信號線的旁邊加一條地線後,就形成了一個面積最小的迴路,信號電流肯定會取道這個迴路,而不是其它地線路徑。 3)如果是雙層線路板,可以在線路板的另一面,緊靠近信號線的下面,沿著信號線布一條地線,一線儘量寬些。這樣形成的迴路面積等於pcb線路板的厚度乘以信號線的長度。
  • PCB行業術語和定義——信號完整性(SI)
    信號完整性(SI)信號完整性(英語:Signal Integrality, SI)是指信號在傳輸路徑上的質量。在數字電路中,一串二進位的信號流是通過電壓(或電流)的波形來表示。然而,自然界的信號實際上都是模擬的,而非數字的,所有的信號都受噪音、扭曲和損失影響。信號完整性考慮的問題主要有振鈴(ringing)、串擾(crosstalk)、接地反彈、扭曲(skew)、信號損失和電源供應中的噪音。
  • 信號完整性計算和器件的特性阻抗研究
    在您努力想要穩定板上的各種信號時,信號完整性問題會帶來一些麻煩。IBIS 模型是解決這些問題的一種簡單方法。您可以利用 IBIS 模型提取出一些重要的變量,用於進行信號完整性計算和尋找 PCB 設計的解決方案。
  • 關於阻抗控制,你知道多少?
    在高頻範圍內,信號傳輸過程中,信號沿到達的地方,信號線和參考平面間由於電場的建立,會產生一個瞬間電流I,而如果信號的輸出電平為V,在信號傳輸過程中,傳輸線就會等效成一個電阻,大小為V/I,把這個等效的電阻稱為傳輸線的特性阻抗Z0。特性阻抗受介電常數、介質厚度、線寬等因素影響。
  • 通孔的電感分析
    因為通孔的實體結構小,其特性非常像素集總電路元件。通孔串聯電感的主要影響是降低了電源旁路電容的有效性,這將使整個電源供電濾波效果變差。本文引用地址:http://www.eepw.com.cn/article/191686.htm旁路電容的目的是在高頻段把兩個電源平面短路在一起。
  • PCB板的電源完整性三大考慮詳解
    儘管電路設計比較直接的結果是從信號完整性上表現出來的,但我們絕不能因此忽略了電源完整性設計。因為電源完整性直接影響最終PCB板的信號完整性。電源完整性和信號完整性二者是密切關聯的,而且很多情況下,影響信號畸變的主要原因是電源系 統。例如,地反彈噪聲太大、去耦電容的設計不合適、迴路影響很嚴重、多電源/地平面的分割不好、地層設計不合理、電流不均勻等等。