山西大學85後科學家製造出世界上最薄的鰭式電晶體,突破半導體工藝...

2021-01-10 網易

  自然界中有 10 萬種材料,其中約 5000 種是層狀材料。如果將它兩兩組合或者三三組合,那麼可能性遠遠大於 100 萬種,其物理性質也大有不同。

  「納米積木」(原子層範德華納米材料及其異質結構),就是把不同的層狀材料的單層或少層分離出來,像搭積木一樣,通過堆疊、旋轉等方式,設計特定的形狀或結構,形成一個自然界中不存在的 「人造晶體」。

  山西大學光電研究所韓拯就是玩轉 「納米積木」 的一位年輕教授,他通過設計特殊的結構,借用傳統半導體器件的範例,在微納米尺度新型半導體結構,展示了二維層狀材料垂直組裝電子器件的諸多新奇物理現象。

  韓拯和合作者首次利用二維原子晶體替代矽基場效應鰭式電晶體的道溝材料,在實驗室規模演示了目前世界上溝道寬度最小的鰭式場效應電晶體,將溝道材料寬度減小至 0.6 納米。同時,獲得了最小間距為 50 納米的單原子層溝道鰭片陣列。

  此外,他帶領的研究團隊首次報導的二維本徵鐵磁半導體自旋場效應器件,為繼續尋找室溫本徵二維鐵磁半導體提供了指導意義。

  

  圖 | 《麻省理工科技評論》「35 歲以下科技創新 35 人」 2020 年中國區榜單入選者韓拯

  憑藉上述研究成果,韓拯成功入選 「35 歲以下科技創新 35 人」(Innovators Under 35)2020 年中國區榜單,獲獎理由為用二維功能材料製造新型的納米電子器件,以新型的原子層次製造路線突破半導體工藝,為後摩爾時代電晶體工藝尋找新方案。

  以「納米積木」為研究對象

  鉛筆芯的主要成分是石墨,是典型的範德華材料。由於石墨中碳原子層與層之間的範德華結合力較弱,在紙上寫字過程當中筆尖上「蹭」下來的二維碳納米片,就成為了宏觀下人們看到的字跡。直到 2000 年左右,英國曼徹斯特科學家安德烈?海姆(Andre Geim,AG)和康斯坦丁?諾沃肖洛夫(Konstantin Novoselov)首次把石墨的單原子層(約 0.3nm 厚)分離了出來,並因此獲得了 2010 年諾貝爾物理學獎。

  

  圖 | 堆疊的納米積木

  韓拯以此為靈感,對物理、材料工程、微觀世界等科學領域愈發好奇,這也跟他的成長經歷息息相關。

  韓拯是江蘇人,本科考入吉林大學物理學院,開始核物理專業學習。之後考入中國科學院金屬研究所材料學碩士專業。2010 年,他在法國國家科學中心 CNRS 下屬的 NEEL 研究所攻讀納米電子學與納米科技博士學位。其導師對於他的評價是:「年輕躁動、充滿創新活力。」

  之後他作為博士後,在美國哥倫比亞大學物理系,從事範德華人工異質結構的維納器件量子霍爾效應和電子光學等物理性能研究。

  「隨著對自身行業的不斷深入了解和研究,漸漸地進入了角色,也愛上了科研。」 韓拯告訴 DeepTech。

  期間,他作為共同第一作者,完成了二維彈道輸運電子在 pn 結界面的負折射工作,為實現新的電子開關創造了基礎,被Physics World雜誌評為 2016 年度十大物理學突破之一。

  在 2015 年 9 月,而立之年的韓拯決定回國,之後一直在中國科學院金屬研究所開展新型人工納米器件的量子輸運調控研究。

  對於他而言,在研究當中最享受和最開心的事莫過於,本來一個不太明白的事,不斷地通過數據積累與同行討論之後把它弄明白。

  之後,韓拯團隊以少數層二硫化鉬為研究體系,利用超薄(少數原子層)的六方氮化硼(h-BN)作為範德華異質結的隧穿層,系統開展了隧穿電晶體器件研究。

  

  圖 | 硫化鉬隧穿電晶體光學照片(比例尺 5 微米)、多工作組態整流效應、以及垂直方面切面圖

  通過在金屬和半導體 MoS2 界面之間引入隧穿層 h-BN,可有效降低界面處的肖特基勢壘,從而實現通過局域柵電極對通道 MoS2 費米能級的精確靜電調控。所獲得的 MoS2 隧穿電晶體僅通過門電壓調控,即可實現具有不同功能的整流器件,包括 pn 二極體、全關、np 二極體、全開器件。

  這項工作首次將雙向可調的二極體和場效應管集成到單個納米器件中,為未來超薄輕量化、柔性多工作組態的納米器件提供了研究思路。

  為尋找室溫本徵二維鐵磁半導體提供指導意義

  之所以選擇納米新材料這個方向,除了自身專業背景之外,更重要的是韓拯對科學一直抱有好奇心。

  磁性半導體器件有望將信息存儲和邏輯運算機集成為一個單元,實現存算一體以提高計算機的性能。該研究領域也一直被高度關注,《科學》雜誌也曾將室溫磁性半導體列為 125 項重大科學問題之一。

  對此,韓拯表示:「硬碟的讀寫速率速度越來越跟不上 CPU 的運行速度,如果能把它倆合到一起去做存算一體,可以提高計算機的性能。最直接的方法就是把矽半導體與磁複合到一起,變成一個磁性半導體。」

  韓拯團隊採用惰性氣氛下原子層厚度的垂直組裝,發現 3.5nm 厚的 Cr2Ge2Te6 材料在鐵磁居裡溫度以下能夠保持優秀的載流子導通性,並且能夠實現電子與空穴的雙極場效應。該型納米器件在門電壓調控下,磁性亦能得到有效調控,並且與電輸運相仿,存在雙極門電壓可調特性。

  

  圖 | 二維鐵磁半導體中自旋與電荷的雙極可調特性

  「磁性的來源是電子自旋和自旋之間的相互作用。目前,人們發現的室溫鐵磁性基本上要麼在金屬當中,要麼在絕緣體當中,半導體的磁性很難維持到室溫。科學家們一直在積極研究尋找室溫下堪用的磁性半導體。」 韓拯告訴 DeepTech。

  少數層 Cr2Ge2Te6 是目前已知的首個擁有內稟自旋和電荷態密度雙重雙極可調特性的二維納米電子材料,這為繼續尋找室溫本徵二維鐵磁半導體提供了一定的指導意義。

  例如,來自新加坡國立大學的研究團隊在該研究基礎上,進一步加強了離子摻雜膠的載流子濃度,將少數層 Cr2Ge2Te6 的鐵磁居裡溫度增強了 4 倍,達到 250K(零下 25 攝氏度)溫度。

  發現電子世界的「交通新規」

  除此之外,韓拯與合作者首次針對具有巨大面內電導率各向異性的二維材料碲化鎵,通過垂直電場實現了對該各向異性電阻率比值的調控,從 10 倍調控至高達 5000 倍,該數值為目前已知二維材料領域裡報導的最高記錄。

  這意味著發現了電子世界的 「交通新規」:在晶格傳輸過程中,受外電場的影響,電子的導電特性沿著不同方向表現出了一定的差異。

  也就是說,如果將電子傳輸通道比喻成兩條垂直的繁華街道。當沒有電場時,一條是另一條通過率的 10 倍左右。一旦施加一定強度的外電場,這兩條 「車道」 上的電子通過率差別可高達 5000 倍。

  站在科幻角度來描述,這種材料可以製作成為一種新型各向異性存儲器,當該存儲器中一次性寫入的數據,沿其中一個方向讀取出來的是一本小說,而沿另一個方向讀取出來的,則是一部電影。

  

  圖 | 電場可調的二維碲化鎵中電子輸運的「新交規」假想圖

  發現的二維極限 GaTe 納米電子器件展示出了門電壓可調的、面內巨各向異性電阻效應(Giant Anisotropic Resistance),為實現新型各向異性邏輯運算、存儲單元、以及神經元模擬器件等提供了可能。

  
製備出世界上最薄的鰭式晶體

  之後,韓拯與合作者湖南大學劉松教授、金屬研究所孫東明教授等人,首次提出了利用二維原子晶體替代矽基場效應電晶體 FinFET 的 fin 的溝道材料,通過模板生長結合多步刻蝕的方法,製備出了目前世界上溝道寬度最小的(0.6nm)鰭式場效應電晶體(FinFET),也是目前世界上最薄的鰭式電晶體。

  

  圖 | 單原子層溝道的鰭式場效應電晶體與傳統結構對比示意圖

  FinFET 是一種為了解決由於進一步集成化需求,矽基平面場效應電晶體的尺寸被進一步縮小所引起的短溝道效應等問題,採用將溝道和柵極製備成 3D 豎直形態的鰭(fin)式電晶體。然而,受限於目前微納加工的精度,報導的矽基 FinFET 溝道寬度最小約為 5nm。

  該團隊採用自下而上 Bottom-up 的溼法化學沉積,在高度數百納米臺階狀的模板犧牲層上連續保形生長單層二維原子晶體半導體,最終將 FinFET 的溝道材料寬度縮小至單原子層極限的亞納米尺度(0.6 nm),幾乎達到物理極限。

  同時,採用多重刻蝕等微納加工工藝,基於此製備演示了最小間距為 50 nm 的單原子層溝道鰭片陣列,為後摩爾時代的場效應電晶體器件的發展提供了新方案。

  在工業界,尤其在半導體工業,大家都希望晶片的尺度越來越小,性能越來越高。FinFET可以把平面通道變成站立通道,這樣就節約了大量的空間,如此一次就能在更小的面積裡,儲存更多的晶片或運算單元。

  做「孤獨」的研究者

  

  簡單來講,韓拯其主要研究的是功能材料在尺寸非常非常小的時候,有哪些有趣的物理性質和新奇的物理行為,並進一步利用這些有趣的物理現象,來組裝製造成納米尺度下的低功耗、多功能、智能化的小型電子器件。

  事實上,一些範德華材料已經在例如透明柔性電子、能源催化等諸多性能方面超越了傳統材料,具有誘人的發展前景。

  「團隊目前雖然以基礎研究為主,但也正在逐漸努力從實驗室走向應用,我們需要進一步在原始創新以及與應用研究交叉結合等方面多下功夫」。如何實現從零到一的創造發明,並不斷加強研究的深度,將是韓拯團隊後續工作中的首要目標。

  「我們知道這很難,但是仍然要努力學習做一名孤獨的研究者,一方面,是靜下心來鑽研的孤獨,另一方面,則是在創新創造上獨樹一幟。」 韓拯告訴 DeepTech。

  在下一階段,韓拯表示將繼續深耕納米積木領域,專注在新原理、新結構、新製造方式等科學目標。用自下而上、原子層次製造的路線,與目前主流的自上而下半導體工藝相結合,從而展現更多的可能性。

  相信在摩爾定律行將失效不久的將來,小尺寸的突破口,一定出現在納米製造領域,例如自組裝、生物模版、原子層次 3D 列印等等。

  -End-

特別聲明:以上內容(如有圖片或視頻亦包括在內)為自媒體平臺「網易號」用戶上傳並發布,本平臺僅提供信息存儲服務。

Notice: The content above (including the pictures and videos if any) is uploaded and posted by a user of NetEase Hao, which is a social media platform and only provides information storage services.

相關焦點

  • 85後科學家製造出世界上最薄的鰭式電晶體,突破半導體工藝
    山西大學光電研究所韓拯就是玩轉 「納米積木」 的一位年輕教授,他通過設計特殊的結構,借用傳統半導體器件的範例,在微納米尺度新型半導體結構,展示了二維層狀材料垂直組裝電子器件的諸多新奇物理現象。韓拯和合作者首次利用二維原子晶體替代矽基場效應鰭式電晶體的道溝材料,在實驗室規模演示了目前世界上溝道寬度最小的鰭式場效應電晶體,將溝道材料寬度減小至 0.6 納米。同時,獲得了最小間距為 50 納米的單原子層溝道鰭片陣列。
  • 85後科學家製造出世界上最薄的鰭式電晶體,突破半導體工藝
    山西大學光電研究所韓拯就是玩轉 「納米積木」 的一位年輕教授,他通過設計特殊的結構,借用傳統半導體器件的範例,在微納米尺度新型半導體結構,展示了二維層狀材料垂直組裝電子器件的諸多新奇物理現象。 韓拯和合作者首次利用二維原子晶體替代矽基場效應鰭式電晶體的道溝材料,在實驗室規模演示了目前世界上溝道寬度最小的鰭式場效應電晶體,將溝道材料寬度減小至 0.6 納米。
  • 「85後」科學家韓拯:探索納米積木的100萬種可能
    首次實驗觀測到了pn 結界面上的電子負折射,相關工作被Physics World雜誌評為2016 年度「物理學十大突破」。人物寄語「不忘初心,勇敢追求人生夢想。」我們能用手拿得起來最薄的東西是什麼?作為一名「85後」科研工作者,韓拯研究的,是儘可能找到二維世界裡尺寸非常小的最薄功能材料,堆積成自然界中沒有的新結構,探索其新奇有趣的物理性質,再利用這些物理現象來組裝製造納米尺度下的小型電子器件,來服務於未來的應用。這個堆疊層狀材料實現新結構的科研過程,被韓拯幽默地形容為「堆積木」。
  • 中國微電子所在FinFET工藝上的突破有何意義?
    為何FinFET會成為主流,即便是掌握了22nm FD-SOI工藝的格羅方德還是購買了三星的14nm FinFET技術授權呢?本文將會解析:新型FinFET邏輯器件工藝突破到底有什麼影響?最近,中國微電子所集成電路先導工藝研發中心在下一代新型FinFET邏輯器件工藝研究上取得重要進展。
  • 詳解先進的半導體工藝之FinFET
    胡正明教授1968年在臺灣國立大學獲電子工程學士學位,1970年和1973年在伯克利大學獲得電子工程與計算機科學碩士和博士學位。現為美國工程院院士。2000年憑藉FinFET獲得美國國防部高級研究項目局最傑出技術成就獎 (DARPAMostOutstandingTechnicalAccomplishmentAward)。
  • 單原子層溝道的鰭式場效應電晶體問世
    過去幾十年來,微電子技術產業沿摩爾定律取得了突飛猛進的發展,按照摩爾定律的預測,集成電路可容納電晶體數目大約每兩年增加一倍。目前集成電路中可實現的最小加工尺寸為3-5納米。當前,隨著集成電路特徵尺寸逼近工藝和物理極限,進一步縮小電晶體器件特徵尺寸極具挑戰。   圖1:單原子層溝道的鰭式場效應電晶體。
  • 向碳基晶片更進一步:臺積電斯坦福聯手開發碳納米管電晶體新工藝
    魚羊 編譯整理量子位 報導 | 公眾號 QbitAI5nm才剛嘗上鮮,臺積電的3nm廠房也已竣工,甚至傳出2nm工藝取得突破的消息。畢竟,晶片製造工藝達到5nm,就意味著單個電晶體柵極的長度僅為10個原子大小。而碳納米電晶體的直徑僅為1nm。
  • 向碳基晶片更進一步:臺積電斯坦福聯手開發碳納米管電晶體新工藝
    魚羊 編譯整理量子位 報導 | 公眾號 QbitAI5nm才剛嘗上鮮,臺積電的3nm廠房也已竣工,甚至傳出2nm工藝取得突破的消息。眼看著摩爾定律極限將至,下一步突破,恐怕就要看碳納米管的了。畢竟,晶片製造工藝達到5nm,就意味著單個電晶體柵極的長度僅為10個原子大小。而碳納米電晶體的直徑僅為1nm。
  • 臺積電2024年量產突破性的2nm MBCFET電晶體
    臺灣半導體製造公司(TSMC)在2nm半導體製造節點的研發方面取得了重要突破。這一突破性的報告已經浮出水面臺灣媒體,並已拿起由東方媒體。負責為全球各種大小公司提供處理器和其他晶片的臺積電也有望在2023年中期進入該工藝的試生產階段,並於一年後開始批量生產。
  • RF半導體製造工藝,你知道多少?
    砷化鎵元件因電子遷移率比矽高很多,因此採用特殊的工藝,早期為MESFET 金屬半導體場效應電晶體,後演變為HEMT ( 高速電子遷移率電晶體),pHEMT( 介面應變式高電子遷移電晶體)目前則為HBT ( 異質接面雙載子電晶體)。
  • 全球首次,中國科學家製成高速電晶體,有望終結半導體矽晶片時代
    我們所說的集成電路指的是採用特定的製造工藝,把一個電路中所需的電晶體、電阻、電容和電感等元件及元件間的連線,集成製作在一小塊矽基半導體晶片上並封裝在一個腔殼內,成為具有所需功能的微型器件。所以科學家一直想用新材料來代替矽,科學家認為,新材料的突破將對整個半導體行業進行大洗牌,終結整個以矽為核心的半導體時代,並且可能帶來第四次工業革命。
  • 突破製程工藝:為什麼說7nm是物理極限,美國的1nm是什麼概念?
    比如Intel在其製造工藝中融合了高介電薄膜和金屬門集成電路以解決漏電問題;IBM開發出SOI技術——在在源極和漏極埋下一層強電介質膜來解決漏電問題;此外,還有鰭式場效電晶體技術——藉由增加絕緣層的表面積來增加電容值,降低漏電流以達到防止發生電子躍遷的目的......上述做法在柵長大於7nm的時候一定程度上能有效解決漏電問題。
  • 世界最小電晶體問世
    世界最小電晶體問世
  • 半導體製造行業深度報告:從um級製造到nm級製造
    先進位程——得先進位程者得天下半導體從成熟製程發展先進位程,必須要解決光刻、電晶體架構、溝道材料三個問題。光刻光刻是半導體製造過程中最難的一步。在半導體製作過程中,光刻設備會投射光束, 穿過印著圖案的掩模及光學鏡片,將線路圖曝光在帶有光感塗層的矽晶圓上;通過蝕刻曝光或未受曝光的部份來形成溝槽,然後再進行沉積、蝕刻、摻雜,架構出不同材質的線路; 此製程被一再重複, 就能將數以十億計的 MOSFET 或其他電晶體,建構在矽晶圓上,形成一般所稱的集成電路。
  • 科學家攻克難題,矽基材料迎來技術突破,1nm晶片有望成為現實
    摩爾定律走到極限目前,製造電晶體的主要材料為三維矽材料,但已經走到矽基材料的極限。如今,5nm工藝電晶體密度高達1.713億個/平方毫米。基於該工藝而成的蘋果A14晶片,共集成了118億電晶體,然而新工藝卻讓A14的性能提升十分有限。
  • FinFET工藝詳解:7nm是物理極限
    現在看到手機發布會,很多廠商在介紹處理器的時候總會蹦出「FinFet工藝製造」之類的名詞,那到底什麼是FinFET工藝,到底有什麼優勢讓國際大廠趨之若鷲?電晶體FinFET工藝的概念FinFET稱為鰭式場效應電晶體(Fin Field-Effect Transistor),是由美籍華人科學家胡正明教授提出的,其中的Fin在構造上與魚鰭非常相似,所以稱為「鰭式」,而FET的全名是「場效電晶體」 。
  • 澳洲國立大學華裔教授發明創造出了世界上最薄的透鏡
    澳大利亞國立大學的華裔科學家盧曰瑞博士製造出了世界上最薄的透鏡,僅有僅有6.3納米厚,是人頭髮絲直徑的兩千分之一。而此前已製造出的最薄透鏡為50納米厚。盧曰瑞說,該透鏡是用二硫化鉬晶體製成,這種晶體可在高溫下保持穩定,是一種潤滑劑和良好的半導體,並能釋放出光子。
  • 石墨烯是世界上最薄最「快」的納米材料
    原標題:石墨烯是世界上最薄最「快」的納米材料 石墨烯 真神奇(關注·走近「顛覆性技術」④)   有趣的是,由於原子結構不同,金剛石是地球上自然界最堅硬的東西,石墨則成了最軟的礦物之一,常做成石墨棒和鉛筆芯。 科學家介紹說,石墨烯是從石墨材料中剝離出來,只由一層碳原子構成、按蜂窩狀六邊形排列的平面晶體。通俗地講,石墨烯就是單層石墨。一塊厚1毫米的石墨大約包含300萬層石墨烯;鉛筆在紙上輕輕划過,留下的痕跡就可能是好多層石墨烯。
  • 1nm電晶體又是什麼鬼?
    比如Intel在其製造工藝中融合了高介電薄膜和金屬門集成電路以解決漏電問題;IBM開發出SOI技術——在在源極和漏極埋下一層強電介質膜來解決漏電問題;此外,還有鰭式場效電晶體技術(FinFET)——藉由增加絕緣層的表面積來增加電容值,降低漏電流以達到防止發生電子躍遷的目的......上述做法在柵長大於7nm的時候一定程度上能有效解決漏電問題。
  • 全絲網印刷有機電化學電晶體的高產量製造工藝
    1 mm 2的全絲網印刷OECT在柔性聚對苯二甲酸乙二酯(PET)基板上,已經製造了基於摻雜有聚苯乙烯磺酸鹽(PEDOT:PSS)的聚(3,4-乙撐二氧噻吩)的塑料製造領域。該項目工作的目標是探索和開發能夠實現高良率和穩定電晶體參數的印刷工藝,其目標是用於大規模集成(LSI)的小型數字OECT電路。在PET薄片上批量生產的760個OECTs中,僅發現兩個設備有故障,因此總體生產良率達99.7%。