PLL-VCO設計及製作

2020-12-05 電子產品世界

在此說明以晶體振蕩器做為基準振蕩器,將其與VCO以及PLL電路組合成為信號產生器的情形也被稱為頻率合成器。
此一PLL-VCO電路的設計規格如表l所示。振蕩頻率範圍為40M~60MHz內的10MHz寬。每一頻率階段(step)寬幅為10kHz。頻率的穩定度目標與晶體振蕩電路相近。

本文引用地址:http://www.eepw.com.cn/article/188023.htm

PLL-VCO的工作原理

表一 PLL-VCO的設計規格
振蕩頻率40M-60MHz中的10MHz寬幅
頻率階段10KHz
頻率穩度與晶體振蕩器同等
振蕩波形正弦波
溫度範圍0-50
電源電壓12~15V

表1 PLL-VCO的設計規格
(根據使用目的與規格,決定振蕩頻率與頻率階段。頻率穩定度高,且可以做階段性變化。)
圖3所示的為此將製作的PLL.VC0電路之方塊圖。假設VCO電路的振蕩頻率為53.29MHz工作原理。

(利用數字設定用SW設定BCD符碼,做為頻率的設定,將晶體與VCO電路做相位比較,以達頻率穩定化。)

首先,利用晶體產生10.24MHz之振蕩。再將此做1024分頻,產生fr=10kHz的基準頻率。
另外,將VCO電路之振蕩頻率fosc利用N分頻電路做N分頻成為fo也即是,fo=fosc/N。此一分頻比N之值,是利用數字設定用SW,根據BCD (Binary Coded Decimal)符碼而設定的。
接著,利用相位比較器做fr與fo的相位比較。如果frfo時,會發生誤差檢出脈波。此再利用迴路濾波器積分成為直流電壓,以此控制VC0振蕩電路,使fr=fo。
在PLL電路成為鎖栓(Locked)狀態時,VCO的振蕩頻率應該為fosc=N x f0=N x fr
假設數字設定用SW所設定的數字為5329時,fosc成為fosc=5329×10kHz=53.29MHz
所以,只要改變數字設定用SW所設定的數字,便可以改變VCO的振蕩頻率。
因此,PLL電路為利用頻率反饋控制,使fr=fo。而且由於fr是經由晶體振蕩器的頻率分頻而得,所以,PLL的VCO所產生的頻率穩定度可以與晶體振蕩器比美。

PLL用IC MC145163P
此所使用的PLL用IC為Motorola公司的MC145l63P。圖4所示的為MC145163P的特性與端子連接圖,以及方塊圖。
此一IC內含有可以產生基準頻率fr的晶體振蕩電路與分頻電路,將VCO信號分頻用的N分頻電路,以及將fo與fr做為此較用的相位比較電路。
此一IC為28個端子DIP型。電源電壓為3~9V工作原理,工作原理頻率為30MHz(電源電壓5V),如果電源電壓成為9V時,工作原理頻率可以延伸至80MHz。因此,對於設計規格為40M~60MHz而言,不會有問題。


相關焦點

  • 壓控振蕩器(VCO)的設計
    有關PLL整體的分析和設計, 我們將在後期重點討論. 這裡先重點討論一下VCO的理論, 設計以及對於廣大初學者最為關心的設計注意點.振蕩器常用的類型有環形振蕩器, LC振蕩器, 前者主要應用於低頻模擬設計中, 今天我們主要談一下LC振蕩器的設計, 現在IC晶片設計中, 比較流行的LC差分結構, 核心差分管可以是MOS, 也可以是bipolar, biploar結構一般頻率設計的可以較高, 相同電流下易起振(gm較大) , 而MOS管還可以分為NMOS型和PMOS型, 在CMOS工藝下, 比如在64QAM以上的調製的系統中
  • 使用VCO實現變容二極體直接調頻(圖)
    摘 要:介紹了一種使用vco實現調頻的鎖相環電路並給出了關鍵技術,變容二極體直接調頻和鎖相,環路濾波器的設計及實驗結果。為了消除這些導致中心頻率不穩定的因素,除了注意電路和結構的設計外,還應當採用自動相位控制電路使中心頻率穩定在規定範圍以內。---圖3是典型的鎖相穩頻電路的結構框圖。共包括四個部分:壓控振蕩器、鑑相器、基準晶體振蕩器和分頻器。放大的調製信號加入壓控振蕩器,對其進行頻率調製,經過調製的高頻信號一路送至後面的放大電路,另一部分送入分頻器進行分頻。
  • 使用VCO實現變容二極體直接調頻
    為了消除這些導致中心頻率不穩定的因素,除了注意電路和結構的設計外,還應當採用自動相位控制電路使中心頻率穩定在規定範圍以內。 圖3是典型的鎖相穩頻電路的結構框圖。共包括四個部分:壓控振蕩器、鑑相器、基準晶體振蕩器和分頻器。放大的調製信號加入壓控振蕩器,對其進行頻率調製,經過調製的高頻信號一路送至後面的放大電路,另一部分送入分頻器進行分頻。
  • PLL電路設計原理及製作
  • L波段寬帶低相噪VCO的設計與製作
    2 電路設計2.1 寬帶電路設計 傳統的寬帶VCO大多採用共基極電路組態,而選用基極射極雙端調諧方式可以獲得更快的調諧靈敏度,在合理的電調範圍內實現了穩定的超倍頻程的工作帶寬。如果在反饋支路中,引入一變容管則可以進一步改善寬頻帶範圍內匹配狀況。
  • 基於FPGA和PLL的倍分頻時鐘的實現
    基於FPGA和PLL的倍分頻時鐘的實現 Triquinne 發表於 2012-11-19 17:07:02   現今的FPGA設計大多採用時序邏輯,需要時鐘網絡才能工作,通常情況下,時鐘通過外部晶體振蕩器產生
  • 基於壓控振蕩器(VCO)的高性能鎖相環(PLL)設
    許多高性能VCO設計仍然採用分立電路來實施,可能要求高達30 V的電源電壓。這就給當今的PLL或RF系統設計師提出了挑戰:低壓PLL IC如何與高壓VCO實現接口。電平轉換接口通常利用有源濾波電路來實施,這將在下文討論。
  • 新型聲控燈的設計與製作
    文章介紹一款用CD4013集成電路設計製作完成的新型聲控燈,其抗幹擾能力比常見聲控開關要強。對新型聲控燈系統的結構組成,具體電路作用及工作原理做了詳細的闡述,並介紹了製作步驟。關鍵詞:聲控燈;抗旱擾;設計;製作;CD40130 前言 聲控燈應用較廣,但易受環境的噪聲幹擾而產生誤動作。
  • 【實驗設計與教具製作——第一期】「大氣壓力」實驗設計與教具製作
    我的設計思路是:既然「覆杯實驗」是要證明墊片不落是大氣壓力作用的結果,那麼如果失去大氣壓力墊片下落,我們的推理不是就獲得事實依據了嗎?實驗在嚴謹的基礎上還會平添幾分趣味性,而且空氣作用的對比設計既豐富了學生的感知經驗,也深化了學生的概念理解。
  • 2020廈門海報設計製作方法
    今天,美工鋪子小編為大家詳細說說海報設計製作方法的一些細節,做好這些細節,讓你設計出高逼格的海報,快來看看。 一、海報設計製作方法 1、極簡主義
  • 【實驗設計與教具製作——第二期】 「大氣壓力」實驗設計與教具製作:
    1、「覆杯實驗」的延伸:實驗設計1:設計意圖:
  • 一個雜亂無序的掃頻VCO電路板布局
    我們的項目是設計一個具有1MHz~40MHz RF掃頻輸出的信號發生器。由於無法製作一個可覆蓋40到1MHz頻率範圍的可掃描單一信號源,因此我採用以下方案來設計。
  • MEMS固態風速風向傳感器的設計與製作
    本文介紹了基於MEMS的固態風速風向傳感器的設計原理及軟體模擬結果,並依據理論與模擬結果設計了工藝流程,對設計的懸梁式測風傳感器進行了測量。  2 傳感器原理  2.1 矽薄膜式傳感器原理  矽薄膜式測風傳感器的設計示意圖如圖1所示。
  • 一種基本VCO的電-光轉換發射電路的設計
    摘要:介紹了基於電壓控制振蕩器(VCO)的電-光轉換電路的基本原理,設計了一種基於VCO的光-光轉換發射電路,並給出了其響應特性。
  • 交替頻閃LED燈電路設計及製作
    交替頻閃LED燈電路設計及製作
  • 採用RC正弦振蕩電路製作的電子琴設計
    本文介紹基於RC正弦波振蕩電路的簡易電子琴設計方案。  1 基本樂理知識  音調主要由聲音的頻率決定,樂音(複音)的音調更複雜些,一般可認為主要由基音的頻率來決定。也即一定頻率的聲音對應特定的樂音。在以C調為基準音的八度音階中,所對應的頻率如表1所示。