【E問E答】上拉、下拉電阻的一般作用?

2020-12-05 電子產品世界

  1、當TTL電路驅動COMS電路時,如果TTL電路輸出的高電平低於COMS電路的最低高電平(一般為3.5V), 這時就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。

本文引用地址:http://www.eepw.com.cn/article/201603/287663.htm

  2、OC門電路必須加上拉電阻,以提高輸出的搞電平值。

  3、為加大輸出引腳的驅動能力,有的單片機管腳上也常使用上拉電阻。

  4、在COMS晶片上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻產生降低輸入阻抗, 提供洩荷通路。

  5、晶片的管腳加上拉電阻來提高輸出電平,從而提高晶片輸入信號的噪聲容限增強抗幹擾能力。

  6、提高總線的抗電磁幹擾能力。管腳懸空就比較容易接受外界的電磁幹擾。

  7、長線傳輸中電阻不匹配容易引起反射波幹擾,加上下拉電阻是電阻匹配,有效的抑制反射波幹擾。


相關焦點

  • 【E問E答】三極體基極下拉電阻接地的作用是什麼
    加此電阻,可消除此影響(如果出現一尖脈衝電平,由於時間比較短,所以這個電壓很容易被電阻拉低;如果高電平的時間比較長,那就不能拉低了,也 就是正常高電平時沒有影響)!但是電阻不能過小,影響洩漏電流!(過小則會有較大的電流由電阻流入地)  ​  2)當三極體開關作用時,ON和OFF時間越短越好,為了防止在OFF時,因電晶體中的殘留電荷引起的時間滯後,在B,E之間加一個R起到放電作用。高頻,深飽和時特別要注意。
  • 帶你理解上拉電阻與下拉電阻
    百度一下上拉電阻與下拉電阻,一堆一堆的解釋就出來了,不過,好像沒有一個解釋的通熟易懂的,可能是寫解釋的人水平太高了,說的話小編也聽不懂。
  • 什麼是上拉電阻,下拉電阻?
    上拉電阻和下拉電阻一般在數字電路中最為常見,在模擬電子電路中有時也會見到,很多初學電子的朋友看到它們很困惑,下面我與朋友們分享一下什麼是上拉電阻和什麼是下拉電阻,並聊聊它們在電子電路中的作用。上拉電阻下面我先說說最為常見的上拉電阻,我們所說的上拉電阻其實就是將不確定的信號通過一個電阻拉到高電平,有時這個電阻也能起到一個限流作用。比如我們常見的單片電路中,我記得在以51為內核的單片機中有一組P0口,在使用這組P0口時它的外面就需要加一排10K的電阻,我們就稱為這些電阻叫上拉電阻。
  • 上拉、下拉電阻的使用
    上、下拉電阻一、定義1、上拉就是將不確定的信號通過一個電阻嵌位在高電平!「電阻同時起限流作用」!下拉同理!二、拉電阻作用1、一般作單鍵觸發使用時,如果IC本身沒有內接電阻,為了使單鍵維持在不被觸發的狀態或是觸發後回到原狀態,必須在IC外部另接一電阻。2、數字電路有三種狀態:高電平、低電平、和高阻狀態,有些應用場合不希望出現高阻狀態,可以通過上拉電阻或下拉電阻的方式使處於穩定狀態,具體視設計要求而定!
  • 上拉電阻與下拉電阻的作用和區別
    2者共同的作用是:避免電壓的「懸浮」,造成電路的不穩定;本文引用地址:http://www.eepw.com.cn/article/201611/323015.htm一、上拉電阻
  • 【E問E答】硬體設計的幾個問題
    是不是說該器件電源接上 5V,其引腳輸出或輸入電平就是 5V TTL 或者 5v CMOS?  [答]:  1、電阻電容的封裝與元件的規格有關,簡而言之,對於電阻,封裝與阻值(容值)和功率有關,功率越大,封裝尺寸越大;對於電容,封裝與容值和耐壓有關,容值和耐壓越高,封裝尺寸越大。
  • 數字電路中上拉電阻和下拉電阻作用和選用選擇
    文章內容為數字電路中上拉電阻和下拉電阻作用和選用選擇,希望對大家有幫助。對下拉電阻也有類似道理  對上拉電阻和下拉電阻的選擇應結合開關管特性和下級電路的輸入特性進行設定,主要需要考慮以下幾個因素:  1.驅動能力與功耗的平衡。以上拉電阻為例,一般地說,上拉電阻越小,驅動能力越強,但功耗越大,設計是應注意兩者之間的均衡。  2.下級電路的驅動需求。
  • 深入了解上拉電阻和下拉電阻
    在電路中起限制電流的作用。上拉電阻和下拉電阻是經常提到也是經常用到的電阻。在每個系統的設計中都用到了大量的上拉電阻和下拉電阻。 簡單概括為:電源到器件引腳上的電阻叫上拉電阻,作用是平時使該引腳為高電平,地到器件引腳上的電阻叫下拉電阻,作用是平時使該引腳為低電平
  • 上拉電阻和下拉電阻的定義、作用、應用案例及阻值選擇
    下拉同理  2、上拉是對器件注入電流,下拉是輸出電流  3、弱強只是上拉電阻的阻值不同,沒有什麼嚴格區分  4、對於非集電極(或漏極)開路輸出型電路(如普通門電路)提升電流和電壓的能力是有限的,上拉電阻的功能主要是為集電極開路輸出型電路輸出電流通道。
  • 上拉電阻電路和下拉電阻電路的分析
    在數字電路的應用中,時常會聽到上拉電阻、下拉電阻,上拉電阻、下拉電阻起著穩定電路工作狀態的作用。1.下拉電阻電路如圖是下拉電阻電路,這是數字電路中的反向器,輸入端Ui通過下拉電阻R1接地,這樣在沒有高電平輸入時,可以使輸入端穩定地處於低電平狀態,防止了可能出現的高電平幹擾,使反向器誤動作。
  • 一文讓你讀懂上拉電阻與下拉電阻
    一文讓你讀懂上拉電阻與下拉電阻 玩轉單片機 發表於 2021-01-02 17:01:00   上拉(Pull Up )或下拉(Pull Down)電阻(兩者統稱為「拉電阻」)最基本的作用是:將狀態不確定的信號線通過一個電阻將其箝位至高電平
  • 上拉電阻、下拉電阻 / 拉電流、灌電流 / 扇出係數知識
    電路時,如果TTL電路輸出的高電平低於COMS電路的最低高電平 (一般為3.5V),這時就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。2、OC門電路必須加上拉電阻,才能使用。3、為加大輸出引腳的驅動能力,有的單片機管腳上也常使用上拉電阻。4、在COMS晶片上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻產生降低輸入阻抗,提供洩荷通路。同時管腳懸空就比較容易接受外界的電磁幹擾(MOS器件為高輸入阻抗,極容易引入外界幹擾)。
  • 上拉電阻的作用原理
    上拉電阻   上拉電阻,就是將不確定的信號通過一個電阻鉗位在高電平,電阻同時起限流作用。上拉電阻一般是一端接電源,一端接晶片管腳的電路中的電阻,下拉電阻一般是指一端接晶片管腳一端接地的電阻。上拉就是將不確定的信號通過一個電阻鉗位在高電平,電阻同時起限流作用。下拉同理。也是將不確定的信號通過一個電阻鉗位在低電平。
  • AVR單片機IO口結構和上拉和下拉電阻的作用
    為搞清IO結構,首先看看上拉和下拉電阻的作用。  上拉就是將不確定的信號通過一個電阻鉗位在高電平!電阻同時起限流作用!下拉同理!  上拉電阻是用來解決總線驅動能力不足時提供電流的。一般說法是拉電流,下拉電阻是用來吸收電流。  1、在用TTL電路驅動CMOS電路時,若TTL的高電平低於CMOS要求的高電平的門限值(1,TTL電平: 輸出高電平>2.4V,輸出低電平<0.4V。在室溫下,一般輸出高電平是3.5V,輸出低電平 是0.2V。
  • 【E問E答】模擬電子基礎知識100問
    答:不!放大器通頻帶的寬度並不是越寬越好,關鍵是應該看放大器對所處理的信號頻率有無特別的要求!例如選頻放大器要求通頻帶就應該很窄,而一般的音頻放大器的通頻帶則比較寬。  29、放大器的輸入輸出電阻對放大器有什麼影響?  答:放大器的輸入電阻應該越高越好,這樣可以提高輸入信號源的有效輸出,將信號源的內阻上所消耗的有效信號降低到最小的範圍。
  • 上拉電阻和下拉電阻的選型和計算
    常見各類技術資料上,有些技術規範寫道「無用的管腳不允許懸空狀態,必須接上拉或下拉電阻以提供確定的工作狀態 管腳上拉下拉電阻設計出發點有兩個: 一個是在正常工作或單一故障狀態下,管腳均不應出現不定狀態,如接頭脫落後導致的管腳懸空; 二是從功耗的角度考慮,就是在長時間的管腳等待狀態下,管腳埠的電阻上不應消耗太多電流
  • 單片機上拉電阻、下拉電阻詳解
    是不是經常聽別人講,加個上拉電阻試試看,加個下拉電阻試試看,是不是還在疑惑上下拉電阻是什麼,該怎麼用,什麼時候用,有什麼用途?
  • 【電子大講堂】三極體基極下拉電阻作用
    三極體的基極不能出現懸空,當輸入信號不確定時(如輸入信號為高阻態時),加下拉電阻,就能使有效接地。特別是GPIO連接此基極的時候,一般在GPIO所在IC剛剛上電初始化的時候,此GPIO的內部也處於一種上電狀態,很不穩定,容易產生噪聲,引起誤動作!
  • 上拉電阻原理
    1.上拉電阻原理--簡介  上拉電阻,就是將不確定的信號通過一個電阻鉗位在高電平,電阻同時起限流作用。上拉電阻一般是一端接電源,一端接晶片管腳的電路中的電阻,下拉電阻一般是指一端接晶片管腳一端接地的電阻。上拉就是將不確定的信號通過一個電阻鉗位在高電平,電阻同時起限流作用。下拉同理。也是將不確定的信號通過一個電阻鉗位在低電平。
  • 一鍵解讀上拉電阻計算原理
    相信上拉電阻與下拉電阻的取值在一段時間內都是新手們較為疑惑的問題之一。總的來說,就是三極體的c、b、e幾項都要同時接通,才能完全發揮作用,而比較器的這個輸出「三極體」,必須用外部上拉電阻接到電壓源,才能接通c。再說上拉電阻的取值,上拉電阻通常是從2K到20K,經典值則是10K。這裡舉例使用拉電流跟灌電流計算,如果電阻過小,勢必會形成灌電流過大,造成單片機IO的損壞,如果電阻過大,那麼對拉電流沒有太大的影響。