一文看懂Chiplet小晶片:AMD、英特爾、華為海思都在研究!

2020-12-23 芯東西

01

為什麼做chiplet

這一輪chiplet 的風潮,是AMD引領的。但是絕對不僅僅影響AMD,而是衝擊了整個半導體行業。

其實chiplet 不算是新概念,早在Marvell 在2016 年公布Mochi 架構之前 ,2014 年海思與TSMC 的CoWoS 合作產品就上了新聞。

為什麼要做chiplet,站在不同的位置,動機肯定不同。但是有一點有意思的地方,這是一個以fab 的角度,解決摩爾定律失效問題的方案,雖然TSMC 並沒有把chiplet 當作一個新技術突破,而是把interposer 當作新技術突破,但半導體業界的其它公司的立場各不一致。Marvell 最初說的是Mask 太貴,Xilinix 是突破die size 上限(可怕的FPGA 公司),AMD 說良率問題,Intel 上來就是mix-and-match,而Darpa,Facebook,要的是第三方chiplet 的開放繁榮市場。

站在Fab 的位置,高良率的收益顯著,即使算上封裝的開銷,其次可以不同工藝節點的die 混封,有利於最新工藝的銷售。而且如果把memory 與logic 單元封裝在一起,無論是性能,功耗,還是尺寸大小方面的收益,其實還有管腳(pin)的收益,都是巨大,當然,這種情況下,價格就小貴了。

因此單純從生產角度看,大型最先進工藝的晶片,或者對性能,功耗和尺寸有超高要求,而價值比較高的晶片,適合做chiplet 的設計。

Chiplet 是針對超貴晶片的一種相對省錢設計,在初期。

站在2014 年左右開始chiplet 計劃的fabless 的晶片設計公司角度看,如果公司內部的產品線複雜,例如海思,Marvell,而每一個產品的數目不巨大(Marvell 的VP,公開抱怨過蘋果與三星,這種公司殺入半導體設計產業,造成出貨量驟減,新工藝又貴),chiplet 的重用性的好處巨大。

在2016 年,Darpa 啟動的Chips 項目,把這種chiplet Reuse 的想法,推到了整個產業界面前。

但是AMD 的EYPC 系列的成功,才真正讓chiplet 進入主流業界視線。

更多的玩家進入,更多的設計樣本,推動成本的下降,成本的下降推動chiplet 生態發展。chiplet 的發展前景如何,特別是獨立第三chiplet 供應商的商業模式是否成立,誰會從中獲益,誰會被產業鏈優化出局,現在尚未可知。

特別是網際網路公司的介入,讓這個本身就具有顛覆行業能力的技術,更為特出的重要。

02

Chiplet 的歷史與現狀

本來應該按時間順序寫,但是我想想,按照公司來寫,其實參考性更高。一個公司的發展路徑,是一個公司和它的上下遊合作夥伴的智慧結晶。半導體行業的架構師,多數拿著超過市場平均價的高薪,規劃著5 年,甚至10 年的路標,真是集智慧,對行業理解,和對行業影響力為一身的強者工作。

而chiplet 起初是fab 為了解決fab 中的一些問題而提出來的方案,而且技術突破的難點都在fab 側。因此我把fab 的技術發展列為技術挑戰,而不是歷史。

2.1 AMD

2.1.1 EPYC(Naples)

EPYC 是AMD 在伺服器CPU 市場上的翻身帳開始,在發布會上,AMD 明晃晃的提出打破摩爾定律的限制,這個來自fab 的說法。

每個EPYC 處理包括4 個Zeppelin die,使用的還是2D 的 MCM (Multi-chip module)封裝。

AMD 的革命性 the Infinity Fabric,不僅僅是die-to-die 的互聯總線,還是processor-to-processor 的互聯總線。從這裡也可以看出來,cache coherent 互聯總線設計,和CPU 的設計關係緊密,凡是 cache coherent 互聯總線的標準背後都有家CPU的設計公司。

▲圖 2.1 AMD EPYC 1st GenZeppelin die 包含2 個core complex-CCX。一個Zeppelin die 做桌面產品,2個Zeppelin die 做高端桌面產品, 4 個Zeppelin die 就是伺服器產品。

▲圖 2.2 Zeppelin Die

單獨看, 每個Zeppelin die 都包括單獨的memory, IO complex,infinity Fabric 的控制與接口,下圖更清晰一點。每個Zeppelin die 是213mm^2,4 個die 就是852mm^2。AMD 給了如果用一個single chip 設計的話,die 的大小大約就是777mm^2,也就是說有10%的面積損耗,但是777mm^2 非常接近reticle limit size 了。

名詞解釋 reticle limit size, 這是光刻機能夠處理的最多的尺寸。對於193i immersion steppers 這個限制就是33*26, 856mm2, TSMC 的12nm 工藝,估計TSMC 會設置成815 這類數字。

對於單一產品的生產測試,良率,最後的價格,我相信AMD 的工程師與架構師一定反覆核算過。Intel 的工程師與架構師採取冗餘設計來保護single chip 設計,這也是同一個die,有不同的核數的原因。這兩種方式都是在提高良率,降低製造成本,以損失性能的代價。

但是如果從公司層面看,對於研發成本,一個Zeppelin die 可以覆蓋伺服器和桌面兩個市場,這個收益明顯。想想AMD $6.48 billion 的收入,與Intel 的$70.848billion, 合情合理。[TSMC 臺積電的2018 收入是US$32.47 billion]其實從Intel 的lakefield 上看,10nm CPU/GPU die 加 22nm 的I/O die,尺寸上的收益明顯,重用22nm 的I/Odie,對於開放成本,時間,相比收益也是不錯的。

▲圖 2.3 EPYC(Naples)的架構

最後放一張chiplet 的代價。

▲圖2.4 EPYC(Naples) 內部帶寬

2.1.2 EPYC(Rome)

Rome 的設計,甚至比Naples 還難做決定。要提高IPC,要雙倍性能。

而且不能再一個die,同時兼顧伺服器和PC 市場。AMD 試圖在一個chiplet 上加倍核數(就是說要設計一個400+mm^2),然後保持4 個die 的設計,然而向現實妥協的結果是9個die 的設計。

而且從一個chiplet 上包含內存控制器,I/O 和Infinity 互聯的接口, 轉變為有一個中央集中式I/O 和內存控制器die,而且這個集中IOD 仍然有14nm 工藝,CCD 仍然保持8 個核的設計。8 個CCD die, 一個IOD,最高核數為64 個。

每個CCD 上的核數,可以根據良率變化,每個SKU 上的chiplet 數目也可以選擇,因此真正最終產品的核數,有多種組合。

好消息是Rome 的下一代Milan 仍然是9die 的設計,有點tock 的意思。而且I/Odie 看起來變化不大,不知道是不是重用舊設計,僅僅升級工藝,但是Milan 的CCD 的設計有增強。這也是chiplet 設計的好處,不同的die 可以分離演進。伺服器的IOD 和Client 的IOD 也演進為兩個設計。

Rome 的CCD 的面積是74mm2,包括了3.9B 的transistors。對比Zepplin 的CCX面積大約是88mm2,2.8B 的transistors,感覺改進還是巨大的,7nm 的工藝進步也是顯著的。Rome 的IOD 有125mm2。

▲圖 2.5 EPYC(Naples)與 EPYC (Rome)

▲圖2.6 EPYC (Rome)

▲圖 2.7 AMD Chiplet 設計路標

2.1.3 Ryzen(Matisse)

我這裡並不想過多的分析Ryzen,只是想指出,Ryzen 產品線重用了 EYPC Rome 的CCD。只是單獨配了一個Client IOD。

對於產品線複雜的公司,chiplet 設計,極好的降低了總研發費用。

▲圖 2.8 Ryzen (Matisse) 架構

▲圖 2.9 Ryzen (Matisse)

2.2 Intel

Intel 真是一個複雜的公司,首先,它可不是fabless,它是唯一一家有fab 的半導體設計公司。真心想知道,它的這種超強商業模式,在這輪chiplet 浪潮中,會不會受影響呢。

前面有說, chiplet 是fab 主導開始的,解決最新工藝貴,且良率低,或者超大晶片到達物理極限的問題的。Intel 在fab 技術和制定業界標準上都強,EMIB, HBM 的3D 封裝, AIB 的總線, Foveros,CXL 這些都是Intel 的出品。

2.2.1 Altera Stratix 10 FPGA

Stratix 10 是Intel 第一款使用EMIB 的設計,中心是FPGA die,周圍是6 個chiplet。4 個高速transceiver chiplet 和2 個高帶寬memory chiplet。這6 個chiplet,是來自三個不同fab 的6 個不同工藝chiplet,用來證明不同fab 之間的強大互操作性。

▲圖 2.10 Stratix 10

2.2.2 Lakefield SoC

Stratix 10 是用的EMIB,所謂的2.5D 封裝技術, Lakefield 親孩子,就是用上了3D 封裝,當然Intel 重新給它了一個名字Foveros。

▲圖 2.11 Lakefield 架構

Lakefield 有兩個技術有趣點,一是不同核的big.little 混合架構,二是chiplet 設計,一個compute die,一個base die。Base die,主要是I/O 功能,性能不敏感,因此可以用22nm 工藝,而混合了大小CPU 核,IPU,GPU 的compute die,會持續演進,用7nm,5nm 工藝。

3D Foveros 封裝技術,從名字上可以感覺一二,我們留到技術挑戰那章再講。

2.2.3 Barefoot the Tofino 2 chip 7nm plus chiplet switch ASIC

這是Ethernet Switch(乙太網交換機)市場的第一款分離為chiplet 的設計,broadcom 的7nm Trident 4倒是還是單片設計。

Switch ASIC 長期以來都是把模擬和邏輯部分放在一起設計的,模擬部分,其實和邏輯部分,演進的時間表完全不同。如果是單晶片設計,模擬部分也不得不隨著邏輯部分的工藝演進前進。如果採用chiplet 分離設計,例如Barefoot 的模擬部分,採用老一點的工藝,Barefoot 沒有透露,因此大家從28nm,16nm,12nm 都有猜, 邏輯部分則是最新的7nm 工藝。

Chiplet 不僅僅帶來了模擬部分的工藝節省,而且還可以通過不同的chiplet 配置,來提供不同的SKU。對比傳統的單片設計,乾脆disable 一部分晶片的方式,這種chiplet 就經濟實惠多了。

圖2.12 Barefoot 的Tofino2

想想Barefoot 的startup 出身,猜有chiplet 的設計,也算是順理成章。

2.3 Xlinix

講chiplet FPGA 公司必須有名字。FPGA 公司因其屬性和高利潤性,一直是各種先進工藝的率先使用者。而FPGA 一開始採用Chiplet 方案,就是為了打破fab 的物理限制,做超大晶片。

講真,其實所有AISC 的新應用領域,都是從FPGA 的設計開始的。2011 Virtex-7 2000T 就是4 個die 的chiplet 設計。文獻20 中的Xilinx 的白皮書,是比較好的對於chiplet 技術的一個探討。Chiplet 並不是一個新技術,只是在新工藝節點越來越貴,競爭越來越激烈的半導體市場上,又重新被廣泛應用了而已。

Xilinx 號稱提供業界唯一的同構和異構的3D IC。

▲圖2.13 virtex-7 系列

2.4 Marvell Mochi

Marvell 提出Mochi 概念,最大的驅動力是降低成本,模塊化晶片設計,像LEGO 那樣,提高模塊的重用性。藉助基本模塊的重用,還能在保持靈活性的同時,加快新產品的上市時間。

▲圖2.14 Mochi 應用的案例 智慧型手機

2015 年當時的Marvell CEO Sehat Sutardja 估計到2018 年開一個Mask 的價格是$10million (我也不知道這個價格,是不是對,知道的同志們,可以吱一聲),因此要有25M 的出貨量的產品,ROI 才合算。不知道大家對25M 這個數字是否有感覺,但是基本上,伺服器(約12M),4G 基站(約7M),汽車(86M)這種市場就不用考慮最新工藝了。

▲圖2.15 晶片研發成本

Marvell 採用了Kandou Glasswing IP 作為die-to-die 的接口, 而Kandou 依然非常活躍在chiplet 的互聯標準組織中。但是這個chiplet 互聯標準,是一個新生態的核心標準,競爭者眾多。

2.5 Hisilicon

海思的第一片公開的chiplet 設計,就是2014 年TSMC 16nm FinFet 網絡晶片。這個時間,這個工藝,這個CoWoS,都是閃閃亮的頂配。

▲圖2.16 CoSoW

海思因為其屬性,公開消息並不多。往往是因為合作夥伴,需要展示自己的技術突破,海思才被迫營業,站臺示眾。這個海思1616 就是這樣掛在TSMC 的網站上的。

晟騰910 的8 個chiplet 設計,融合了HBM die,邏輯部分與I/O 部分分離,兩個dummydie,超大總die size 等特點。也算是業界標杆性設計。

▲圖 2.17 Ascend910

2.6 HBM

HBM 從設計開始就是3D 封裝的,因此有些討論chiplet 的文章,並不包括HBM。但是在我看來,凡是採取多die 封裝的,都算是chiplet 的範疇。Memory die 也是chiplet,而且memory 公司賣Known good die 的歷史蠻長。

2016 年 AMD Radeon R9 Fury X 是第一個採用HBM 的晶片。Nvidia 緊隨其後。Fujitsu 的PostK supercomputer 設計,也採用了CPU die 與HBM 一起封裝的設計,因此A64FX 晶片的管腳,要比一般的晶片精簡不少。

03

Chiplet 的技術挑戰

先坦白的說,出來接口標準這一節以外,這一章,我也是外行。而且說起標準這事,我也只熟悉幾個。

我給大家把資料備齊,大家鑑別著,當參考材料讀一下吧。3.1 Interconnect interface 的標準化

互聯接口標準化重要麼?僅僅在需要對接來自不同廠家的chiplet 的時候,才重要。一個公司內部,他們自己心裡有數就好。

現有接口能解決這個問題麼?其實能的,如果不追求高帶寬,低延遲,這類性能指標。回想一下前面的案例, 邏輯die 和IO die 之間,需要什麼接口?

3.1.1 DARPA Chips 項目

DARPA 先講了一個與商業晶片公司不同的動機,就是如何降低高研發成本,特別是對於量不大的應用。DARPA 用的晶片,估計量也大不到哪裡去,卻不得不用啊,商業市場的那套「走量」的生意模式,這裡肯定是不行的。

可以如logo 一樣拼接組合的chiplet,肯定是一條出路。

CHIPS 項目的一個重大成果就是Intel 的AIB( Advanced Interface Bus),這是一個royalty free 的chiplet-to-chiplet (or die-to-die) 的物理層接口標準。Intel Stratix 10 FPGA 用的就是AIB 接口。(在github 上找得到代碼的項目,才是真·開源項目)

但是有意思的是2018 年開始的ERI 電子復興計劃第二期中的3DSoC Three Dimensional Monolithic System-on-chip 3D 單晶片系統。

▲圖3.1 DARPA ERI

3.1.2 OCP ODSA

相對於DARPA 糾結的哪些閃光的logo 們,OCP 的ODSA 工作組相對平民化很多,當然, Global Foundries 在鎮場子。ODSA 把die-to-die 的層次。而且ODSA 把chiplet marketplace 的口號提了出來。

這個和DARPA 解決量小晶片項目的目的是不同的。

Chiplet 市場這件事,如果做得好,可以改變產業界的分工合作關係。所謂的優化供應鏈,就是新的一輪洗牌。

▲圖3.2 OCP ODSA

3.1.3 OIF,JEDEC,CCIX 和其它

OIF 有一些關於die-to-die 的討論(看了看,不算明白)。JEDEC 一直出memory 接口標準的。歷史上一個好標準,被借用在其它地方的事情也時有發生。Memory 業界一直出好標準。

還有一些公司,就不搞什麼標準,直接上產品,例如Cadence Ultralink D2D PHY IP ,Synopsys 新出的 DesignWare die to die PHY IP 簡單,高效,我喜歡。

物理層,把chiplet 對接在一起。而在物理層之上,有兩種類型傾向的語以接口,I/O 類型的和memory 類型的。保持一致性,以硬體複雜換取軟體簡單?還是不保持一種性追求高效。ARM,AMD 一開始支持的CCIX,與Intel 主導的CXL,哪個能成為chipet-tochiplet的主流標準?目前尚未有結論。

3.2 封裝技術

如果可以,我想寫略。標準,我多少還是知道的。封裝技術,就實打實的不行了。

我把能用來索引的關鍵字留下來。你們自己努力吧。

3.2.1 MCM - Multi Chip Module3.2.2 Interposer3.2.3 TSV3.2.4 TSMC CoWoS3.2.5 Fan-Out Wafer-level packaging3.2.6 InFo WLP and fan-in WLP3.2.7 Samsung FOPLP3.2.8 Intel EMIB3.2.9 Intel Foveros3.2.10 價格與性能的折衷3.2.11 高價值小批量的晶片3.2.12 大規模生產類型的晶片

3.3 KGD&測試

工業標準測試非常重要。通常,我們只做整個晶片的測試,但是現在我們需要在封裝前,測試出「known good die」。業界需要一個KGD 策略和一個測試策略,目前還是空缺的。測試裸die,可比測試整個晶片麻煩多了,也難多了。

而且要獨立測試chiplet,對於功能並不獨立的某些chiplet,也很複雜。

3.4 EDA工具

EDA 工具對chiplet 的支持,仿真,都是需要慢慢補齊的。

3.5 多供應商的電源,功耗管理問題

多個chiplet 的多供應商的電源,功耗管理,都是問題。需要標準,也需要業界統一。

04

Chiplet 的商業模式挑戰

如果上章的技術問題,都能完美的解決。讓我們重新考慮一下chiplet 這個技術方案的商業動機。

最初chiplet 是為了打破晶片面積的物理上限,而近期是為了解決最新工藝節點的高昂IC設計費。

例如,28nm 需要$51.3 million, 7nm 晶片需要$297.8 million(International Business Strategies(IBS))。

人間理想,一個開放的數量巨大的chiplet 市場, 客戶可以自由的mix-and-match, 不同的邏輯使用不同的工藝節點,IP 可以重用,研發費用在多個設計之間平攤, 創新度劇增。

誰受益,誰有可能受損?工廠和封裝廠肯定是受益方。

IP 公司會是受益方麼?賣IP RTL 風險小,把自己手中的IP 升級為chiplet 利潤高。

Chiplet 降低了半導體設計的門檻,對於新進入的公司,是一個好消息,但是這chiplet 的這種模塊化設計,其實拆分了半導體公司的方案,消弱了整體競爭能力。

對於最終的買家來說,降成本的chiplet 無疑是受歡迎的。

▲圖4.1 Darpa 的預言

放一張Darpa 的chips 產業最終狀態和傳統供應鏈的對比,那些設計,驗證的fabless 晶片公司不見了。

如果只是小startup 公司與IP 公司,參與Chiplet 的生態建設,對於半導體這個投資巨大的產業來說,只是促進產業創新,不會有大風浪。

如果大型hyperscale 公司,例如AWS,Google,也加入到這場新生態的建設之中,那麼現存的大魚們,就要有危機意識了。

有端到端設計能力的超大型hyperscale,可以站在上帝視角,優化產業鏈。這是可怕之處。

參考文獻

1. Marvell Mochi 架構:https://www.marvell.com/architecture/mochi/2. TSMC announces its first 16nm FinFET networking chip: 32-core ARM Cortex-A57,https://www.extremetech.com/computing/190941-tsmc-announces-its-first-16nmfinfet-networking-chip-32-core-arm-cortex-a57)3. Interposer 技術 :Past,now, future , TSMC 侯上勇,http://www.semicontaiwan.org/en/sites/semicontaiwan.org/files/data16/docs/(4)%20SEMICON%20Taiwan%202016%20Interposer%20Technology%20SYHou_hand%20out.pdf4. Q&A: A Deeper Look at Marvell’s MoChi Technology,https://www.electronicdesign.com/digital-ics/qa-deeper-look-marvell-s-mochitechnology5. Interview: Sutardja Sees Simpler SoCs Marvell CEO Promotes MoChi, FLC to Reduce Design Complexit https://www.linleygroup.com/mpr/article.php?id=114116. https://www.anandtech.com/show/11551/amds-future-in-servers-new-7000-series-cpuslaunched-and-epyc-analysis7. https://www.nextplatform.com/2019/08/07/amd-doubles-down-and-up-with-rome-epycserver-chips/8. https://en.wikichip.org/wiki/amd/microarchitectures/zen9. https://wccftech.com/amd-zeppelin-soc-isscc-detailed-7nm-epyc-64-cores-rumor/10. https://www.anandtech.com/show/11551/amds-future-in-servers-new-7000-series-cpuslaunched-and-epyc-analysis/11. https://www.nextplatform.com/2019/08/07/amd-doubles-down-and-up-with-rome-epycserver-chips/12. https://wccftech.com/amd-2nd-gen-epyc-rome-iod-ccd-chipshots-39-billion-transistors/13. https://www.anandtech.com/show/13829/amd-ryzen-3rd-generation-zen-2-pcie-4-eightcore14. https://www.techpowerup.com/256511/amd-ryzen-3000-matisse-i-o-controller-die-12nmnot-14nm15. https://spectrum.ieee.org/tech-talk/semiconductors/processors/intels-view-of-the-chipletrevolution16. https://www.pcworld.com/article/3433258/intel-reveals-more-about-its-lakefield-stackedcpu-due-to-ship-in-late-2019.html17. https://www.credosemi.com/credo-blog/2019/2/14/7-nanometer-and-chiplets-to-driveethernet-switch-market-in-201918. https://www.nextplatform.com/2018/12/04/programmable-networks-get-a-bigger-foot-inthe-datacenter-door/19. https://www.embedded.com/xilinxs-virtex-7-2000t-fpgas/20. https://www.xilinx.com/support/documentation/white_papers/wp380_Stacked_Silicon_Interconnect_Technology.pdf21. https://www.xilinx.com/products/silicon-devices/3dic.html22. https://www.tsmc.com/english/dedicatedFoundry/technology/cowos.htm23. https://www.anandtech.com/show/14756/hot-chips-live-blogs-huawei-da-vinciarchitecture24. https://www.servethehome.com/huawei-ascend-910-provides-a-nvidia-ai-trainingalternative/25. https://www.nextplatform.com/2018/08/24/fujitsus-a64fx-arm-chip-waves-the-hpcbanner-high/26. https://en.wikipedia.org/wiki/High_Bandwidth_Memory27. https://www.darpa.mil/program/common-heterogeneous-integration-and-ip-reusestrategies28. https://www.intel.com/content/dam/www/public/us/en/documents/whitepapers/accelerating-innovation-through-aib-whitepaper.pdf29. https://github.com/intel/aib-phy-hardware30. https://www.opencompute.org/wiki/Server/ODSA31. https://semiengineering.com/waiting-for-chiplet-interfaces/32. https://www.jedec.org33. https://ip.cadence.com/ipportfolio/ip-portfolio-overview/interface-ip/serdes-ip/ultralinkd2d-phy-ip34. http://www.ieee802.org/3/100GEL/public/adhoc/may09_18/holden_100GEL_adhoc_01_050918.pdf35. https://semiengineering.com/waiting-for-chiplet-interfaces/36. https://blog.ipc.org/2016/12/05/3d-packaging-and-fan-out-wafer-level-packaging-fowlp/

全球AIoT產業創新峰會

資料推薦

相關焦點

  • 華為MateBook 14 2020測評:AMD還是英特爾?
    Intel型號內部是帶有兩個熱管的大風扇,而AMD型號則有兩個小風扇,每個風扇有一個熱管。除了散熱模塊外,用戶還可以看到電池、SSD和Wi-Fi模塊。請注意,MateBook 14使用板載內存,因此不可升級。華為MateBook 14的保修期為兩年,並支持免費送貨服務。
  • 全球第五的晶片設計公司:華為海思!
    然而,華為早在2004年就已經未雨綢繆設立海思半導體公司,進行自主晶片的研發。目前,華為自主研發的5G基站核心晶片天罡、5G基帶晶片巴龍5000的技術水平甚至超過了高通,其終端麒麟1020基帶晶片核心技術也實現了自主可控,在高端晶片領域有了一席之地。既然高端的都已經研發出來了,中低端的更是不在話下了。
  • 美國禁令後,海思晶片如何使華為手機成功「去美化」
    2019年十月上市的nova 5z率先實現了4G手機的射頻晶片國產化,擺脫了美國公司的束縛。而之前,在華為手機中,海思晶片已佔據了一個相對主導的地位。本文由eWiseTech工程師根據自家搜庫中的信息整理,出現的具體設備都可在eWiseTech搜庫中搜索到。根據這些信息,我們來探究一下海思晶片是如何走到今天的。海思半導體有限公司於2004年成立。前身是華為集成電路設計中心。
  • 華為海思跌出全球晶片排名前十
    華為已經面臨生死存亡的背水一戰。最新的全球晶片巨頭排名:華為跌出前十,聯發科第四,美國包攬前三。在集邦科技公布的《全球前十大IC設計公司營收排名》上,華為遺憾跌出前十。華為麒麟手機晶片、巴龍基帶晶片、鴻鵠智慧顯示晶片等,都在各自領域有著不錯的表現。華為最為人熟知的自然是手機晶片,在2020上半年手機晶片市場中,海思佔據了16%的份額,排在第三位。可惜的是,如今華為供應鏈被切斷,華為晶片無法被製造,排名也隨之下降。
  • 蘋果「跨界」研發出電腦晶片,微軟忌憚落後,華為:較勁開始了!
    還有亞馬遜研發伺服器晶片,阿里達摩院研發AI晶片,華為研發麒麟晶片等等。蘋果、微軟、華為等一眾科技大佬都看好晶片領域,說白了,晶片就好像是人的「心臟」,晶片的性能直接決定「人」的身體好壞,也直接決定能幹多少事情。誰掌握了晶片,誰就能控制生態的核心。
  • 華為海思太強了!這家國產半導體新貴崛起,CEO及高管都來自海思
    其中宓曉瓏擔任紫光展銳泛連接業務管理部負責人,他是華為無線基站的早期技術團隊成員和海思無線技術創始團隊成員,曾任硬體部部長、系統架構設計部部長,也是小米旗下晶片公司松果、大魚半導體創始合伙人。楊銀昌主持紫光展銳中央研究院工作,負責公司所有基礎和戰略性技術研發。
  • 華為正式亮劍!海思麒麟晶片將不再屬於華為,美國巨頭措手不及
    華為正式亮劍!海思麒麟晶片將不再屬於華為,美國巨頭措手不及隨著科技的發展,智慧型手機逐漸成為我們生活中不可缺少的電子產品。其實這些年來手機的形態發生了巨大的變化,以前老式的按鍵手機逐漸消失,大屏智慧型手機出現了,而且功能越來越強大。
  • 華為的海思麒麟處理器算是國產的嗎?算!
    華為海思的麒麟處理器當然算是國產的!其實我更喜歡使用自研這個詞,麒麟處理器是華為自研的處理器。目前世界上能夠研發手機處理器而且還不錯的企業不多,包括華為海思的麒麟、高通的驍龍、蘋果的A系列、三星的獵戶座、聯發科的天璣。
  • 麒麟晶片很強?帶你了解你不知道的華為海思
    被世人熟知並且嘲笑的k3v2華為晶片真正的為人所知是華為發布的第一款四核手機D1,使用了海思K3V2,賣手機界可以說是名聲大震。K3V2當時號稱是全球最小的四核A9架構處理器,性能上與當時主流的處理器三星獵戶座Exynos4412以及高通相當,但這款晶片畢竟不是太成熟的產品。
  • 華為海思與比亞迪達成合作,首款上車晶片或為麒麟710A
    麒麟晶片是華為海思半導體公司自研的手機晶片,目前只面向華為和榮耀手機供貨。「比亞迪已經拿到了麒麟的晶片技術文檔,開始著手開發。」一位消息人士透露,晶片公司發送技術文檔的前提是,雙方必須籤訂相關合作協議,「麒麟晶片拓展汽車市場已經有數月,目前主要鎖定比亞迪,希望藉助車型落地,打開市場。」
  • 華為海思晶片或成絕唱,中國將舉全國之力,助華為脫險!
    今天,中國信息化百人會2020年峰會在深圳華為坂田基地舉行,華為消費者業務CEO餘承東表示華為今年秋天將會上市搭載麒麟9000晶片的Mate 40,這可能是我們最後一代華為麒麟高端晶片。」在美國第二輪的晶片制裁之下,華為海思的麒麟晶片無法再交由臺積電代工,也無法向高通博通這類美國公司採購高端晶片,而大陸的中芯國際晶片製程技術還有很遠的距離。
  • 科普:同樣涉及晶片,ARM、高通、英特爾、臺積電有什麼關係?
    英特爾、ARM、AMD、高通、聯發科、臺積電、三星都是晶片相關企業。ARM與臺積電業務最簡單,一個負責移動端處理器架構設計,一個負責晶片代工。聯發科和高通類似,主要以Soc晶片設計為主,不過高通手上專利要更多一些。
  • 華為海思:29年,「備胎」終於「轉正」!誰在掌舵?(上)
    雖然華為海思並未表示自研晶片會漲價,但是市場上「漲價」聲音不斷,吹著一陣「晶片短缺、供應不足」的風聲,導致安防行業一些上下遊的供應商、代理商、集成商、工程商都變得莫名緊張起來。安防行業流傳著這樣的聲音,「攝像機漲價的事到底是真的還是假的?」「是不是要囤點海康大華的攝像機?」
  • 華為海思Kirin990手機晶片排名第三,那麼榜首落誰家呢?
    隨著科技的發展,手機行業競爭越來越激烈,為了在市場上獲得份額,手機廠商們頻繁的推出新機,而新手機的最大賣點就是晶片,手機晶片的性能對該手機在市場上的競爭力有著重要的影響。隨著科技競爭的加劇,華為站上了科技競爭的焦點,華為晶片實至名歸的成為了人們的焦點。
  • AMD YES 傳AMD晶片將用於特斯拉
    11月10日,著名告密者「德國皮卡丘」@patrickshur表示,他從AMD獲得了一份內部文件,顯示amd新一代Navi 23核心GPU的bigNavi架構將用於特斯拉。我們都知道,特斯拉首先在其MCU控制器中使用英偉達 Tegra 晶片;然後特斯拉轉而使用自己的晶片,推出了完全自動駕駛儀(FSD);接著特斯拉推出了自動駕駛儀,轉而使用了英特爾晶片。現在看來,似乎該輪到它了。
  • 蘇試試驗(300416)股票 成功收購宜特上海,切入華為海思產業鏈晶片...
    蘇試試驗(300416):成功收購宜特上海,切入華為海思產業鏈晶片檢測業務  (註:本文轉載自天風證券研報,分析師:李魯靖 鄒潤芳 陳俊傑 2020-01-17)  2、宜特檢測:華為海思優選供應商,將切入電子元器件/軍工電子/汽車電子  宜特檢測曾先後獲得華為海思「優選」供應商、高通 5G 模塊驗證實驗室稽核等稱號。
  • 國際晶片企業大排名,華為海思遺憾未進前十,榜首不是臺積電
    自從華為因為晶片原因,被美方制裁後,半導體晶片行業就在國內火熱了起來,而近期大家聽到的最多的名字除了華為海思外,就是我國臺灣的臺積電企業了,而這次ICINSIGHTS也是公布了最新的世界半導體企業排名報告,國際晶片企業大排名,華為海思遺憾未進前十,榜首不是臺積電。
  • 中國移動採購200萬片華為海思Balong 711套片
    近日,中國移動採購與招標網公告顯示,中移物聯網有限公司向華為旗下上海海思技術有限公司(以下簡稱為「上海海思」)採購海思Balong 711套片,框架數量200萬片。Source:中國移動採購與招標網資料顯示,中移物聯網有限公司成立於2012年,是中國移動通信集團公司出資成立的全資子公司。
  • 關於矽光晶片,英特爾跨出重要一步
    作為業界的領頭羊,英特爾從事矽光子學研究已久,而其連接小組的成員則由前Barefoot Networks執行長Craig Barratt領導(英特爾於去年6月收購了該公司以建立其乙太網交換業務),他們正在炫耀一些現在剛剛商業化的技術。按照他們的規劃,其將光學器件和矽光子學封裝在一起的技術即將進入市場。
  • 海思麒麟9000系列怎麼樣?海思麒麟9000性能參數盤點
    對於很多的消費者來說,華為的mate40系列是非常強大的手機機型,有著最優秀的5G晶片,麒麟9000系列,很多小夥伴發現,這次華為的麒麟9000系列有著不同的款式,關於這兩款晶片的實際情況,小編為大家帶來詳細的數據說明。 2020年10月22日,華為公司召開了10月新品發布會。