具有帶隙結構的遲滯比較器電路設計

2020-11-28 電子產品世界

摘要:基於LED驅動的微功耗DC—DC轉換器,針時低壓高穩定性的要求設計了一款具有帶隙結構遲滯比較器電路,它的最低輸入電壓為1.2 V,其核心電路有帶隙基準比較器、射極跟隨器和遲滯比較囂。整個電路採用Bipolar工藝設計,利用HSpice軟體對所設計的電路進行了仿真與驗證。結果表明,遲滯比較器的遲滯電壓為8 mV,翻轉門限電壓隨輸入電壓和溫度的變化均很小。
關鍵詞:DC—DC轉換器;帶隙基準;遲滯比較器;Bipolar

在大多數的可攜式產品中,它的顯示器幾乎都採用LCD,LCD本身不能獨立發光,必須要有背光源才能發光,因此LED驅動變得越來越重要。在可攜式產品中,它的電源幾乎都採用電池供電,電池有鎳鎘、鎳氫、鋰離子和鹼性電池,鎳鎘、鎳氫、鹼性電池的工作電壓是1.2V,鋰離子工作電壓是3.6 V或3.7 V。要驅動串聯的幾顆LED。上述的幾種電源均不能滿足要求,所以必須採用升壓型的DC—DC驅動LED。
本電路沒有設計單一的基準源模塊。這是因為它的最低輸入電壓為1.2 V。如果採用基準源模塊的設計方法,要獲得一個與溫度和電源電壓無關的基準源,整個電路的輸入電壓基本上要超過2 V,不滿足設計要求。因此,採用一個自身具有恆定翻轉門限的遲滯比較器,實現了基準源和使能比較器的功能。

1 電路設計
1.1 電路功能
遲滯比較器的功能是將反饋電壓VFB與內部的門限電壓相比較,控制其他模塊是否正常工作。當反饋電壓VFB比內部上門限電壓高時,遲滯比較器的輸出將使其他模塊不工作;當反饋電壓VFB比內部下門限電壓高時,遲滯比較器的輸出使其他模塊正常工作。
1.2 具有帶隙結構遲滯比較器的電路原理
帶隙基準遲滯比較器由3部分構成(見圖1),帶隙基準比較器、射隨器和遲滯比較器。工作原理為:輸入端與內部的基準門限電壓進行比較,當輸入端電壓超過內部基準門限時,Q12集電極中沒有電流流過,即輸出電流IOUT為0;當輸入端電壓低於較低門限時,Q12集電極中有電流流過,即有IOUT流過,從而實現了輸出電流IOUT的遲滯控制。
1.2.1 帶隙基準比較器
圖1中左邊部分是帶隙基準比較器。Q2的發射區面積是Q1的n倍。電流Ic2,Ic1與反饋電壓VFB的關係如圖2所示。設流過Q1集電極的電流為Ic1流過Q2集電極的電流為Ic2。其工作原理是:當反饋電壓VFB較低時,Ic2>Ic1,A點電壓比B點電壓高;當VFB從低電平逐漸增加時,電流Ic2,Ic1均增加,Ic2曲線斜率比Ic1曲線斜率小;當VFB達到帶隙基準比較器的翻轉門限時,Ic2=Ic1,A點電壓與B點電壓相等;當VFB超過帶隙基準比較器的翻轉門限時,Ic2Ic1,A點電壓比B點電壓低,比較器發生翻轉。

本文引用地址:http://www.eepw.com.cn/article/179147.htm


相關焦點

  • 遲滯比較器
    遲滯比較器又可理解為加正反饋的單限比較器。 單限比較器,如果輸入信號Uin在門限值附近有微小的幹擾,則輸出電壓就會產生相應的抖動(起伏)。在電路中引入正反饋可以克服這一缺點。
  • 遲滯比較器工作原理及作用
    什麼是遲滯比較器   遲滯比較器是一個具有遲滯迴環傳輸特性的比較器。在反相輸入單門限電壓比較器的基礎上引入正反饋網絡,就組成了具有雙門限值的反相輸入遲滯比較器。由於反饋的作用這種比較器的門限電壓是隨輸出電壓的變化而變化的。它的靈敏度低一些,但抗幹擾能力卻大大提高。   遲滯比較器又可理解為加正反饋的單限比較器。   單限比較器,如果輸入信號Uin在門限值附近有微小的幹擾,則輸出電壓就會產生相應的抖動(起伏)。
  • 一種基於LDO穩壓器的帶隙基準電壓源設計
    摘要:設計了一種結構簡單的基於LDO穩壓器的帶隙基準電壓源。以BrokaW帶隙基準電壓源結構為基礎來進行設計。帶隙基準電壓源為LDO提供一個精確的參考電壓,是LDO系統設計關鍵模塊之一。基準電壓的精度直接影響輸出電壓的精度,因此高精度基準參考電壓電路是LDO穩壓器的的關鍵。1 LDO穩壓器工作原理圖1是一個典型LDO電路結構。該結構主要包括4個部分:誤差放大器、電阻反饋網絡、參考基準電壓和調整管。
  • cmos帶隙基準電壓源設計
    帶隙越大,電子由價帶被激發到導帶越難,本徵載流子濃度就越低,電導率也就越低   帶隙主要作為帶隙基準的簡稱,帶隙基準是所有基準電壓中最受歡迎的一種,由於其具有與電源電壓、工藝、溫度變化幾乎無關的突出優點,所以被廣泛地應用於高精度的比較器、A/D或D/A轉換器、LDO穩壓器以及其他許多模擬集成電路中。
  • 帶隙電壓基準源的設計與分析
    摘要 介紹了基準源的發展和基本工作原理以及目前較常用的帶隙基準源電路結構。設計了一種基於Banba結構的基準源電路,重點對自啟動電路及放大電路部分進行了分析,得到並分析了輸出電壓與溫度的關係。
  • 低成本多路輸出CMOS帶隙基準電壓源設計
    摘要:在傳統Brokaw帶隙基準源的基礎上,提出一種採用自偏置結構和共源共柵電流鏡的低成本多路基準電壓輸出的CMOS帶隙基準源結構,省去了一個放大器
  • 帶隙基準源電路的基本原理及仿真分析
    基於該特性,帶隙基準源所採用的基極-發射極結可以被工作在弱反型區的電晶體代替產生低溫度係數的基準源。文獻中提到採用該設計原理的基準源,利用0.13μm工藝的低閾值電壓NMOS管和襯底調整的PMOS管實現其中的放大器。本文所採用的基準源電路利用傳統帶隙基準源的核心電路原理,通過飽和狀態MOS等效電阻對PTAT電流動態反饋補償,基本實現了基準源的穩定要求。
  • 一種低電壓帶隙基準電壓源的設計
    0 引言 基準電壓是數模混合電路設計中一個不可缺少的參數,而帶隙基準電壓源又是產生這個電壓的最廣泛的解決方案。在大量手持設備應用的今天,低功耗的設計已成為現今電路設計的一大趨勢。
  • 一種高精度低電源電壓帶隙基準源的設計
    由於帶隙基準電壓源具有較低的溫度係數和高電源電壓抑制比,以及能與標準CMOS工藝相兼容等優點,因而成為常用的基準電壓源實現方式。文獻設計了具有溫度補償的傳統帶隙基準電路,但其電源電壓和溫度係數過高,且輸出電壓約在1.25 V,難以滿足低壓的要求。文獻設計了低電源電壓帶隙基準電路,但輸出基準電壓過高。文獻提出了解決方法,設計了低壓帶隙基準源,電路結構複雜。
  • 一種高精度帶隙基準電壓源電路設計
    摘要:針對傳統CMOS帶隙電壓基準源電路電源電壓較高,基準電壓輸出範圍有限等問題,通過增加啟動電路,並採用共源共柵結構的PTAT電流產生電路,設計了一種高精度、低溫漂、與電源無關的具有穩定電壓輸出特性的帶隙電壓源。
  • 一種降低失調影響的低噪聲帶隙基準電路
    低噪聲帶隙基準電路。  本文在分析帶隙基準電路原理的基礎上,通過優化電路結構和採用寄生NPN電晶體,提出了一種可以降低運放失調電壓和等效輸入噪聲影響的低噪聲帶隙基準電路。利用運放鉗位流過電晶體的電流的比例,降低了運放失調電壓和等效輸入噪聲至帶隙輸出電壓的增益,實現了更穩定的基準電壓輸出。
  • 一種新穎的小型寬阻帶電磁帶隙結構
    ,EBG)結構是一種自然界中並不存在的特殊電磁結構,其具有頻率帶隙特性、慢波特性、同相反射特性等特殊性能。正是由於具有這些特殊的性能,電磁帶隙結構被廣泛應用於微波和毫米波領域,應用涉及濾波器、混合器、諧振器、高效放大器、低損慢波線、高性能微波天線等。在許多應用場合中,需要得到具有寬阻帶的小型化EBG結構。
  • 一種帶有軟啟動的精密CMOS帶隙基準設計
    引 言  帶隙基準是所有基準電壓中最受歡迎的一種,由於其具有與電源電壓、工藝、溫度變化幾乎無關的突出優點,所以被廣泛地應用於高精度的比較器、A/D或D/A轉換器、LDO穩壓器以及其他許多模擬集成電路中。帶隙基準的主要作用是在集成電路中提供穩定的參考電壓或參考電流,這就要求基準對電源電壓的變化和溫度的變化不敏感。
  • 高精度CMOS帶隙基準源的設計
    基於該特性,帶隙基準源所採用的基極-發射極結可以被工作在弱反型區的電晶體代替產生低溫度係數的基準源。文獻中提到採用該設計原理的基準源,利用0.13μm工藝的低閾值電壓NMOS管和襯底調整的PMOS管實現其中的放大器。
  • 一個高性能帶隙基準電壓源的設計
    關鍵詞:CMOS;帶隙基準電壓源;曲率補償;電源抑制比本文引用地址:http://www.eepw.com.cn/article/181366.htm0 引 言 基準電壓是集成電路設計中的一個重要部分,特別是在高精度電壓比較器、數據採集系統以及A/D和 D/A轉換器等中,基準電壓隨溫度和電源電壓波動而產生的變化將直接影響到整個系統的性能。
  • 基於一階溫度補償技術的CMOS帶隙基準電壓源電路
    1 帶隙基準電路的基本原理帶隙基準電壓源的目的是產生一個對溫度變化保持恆定的量,由於雙極型電晶體的基極電壓VBE,其溫度係數在室溫(300 K)時大約為-2.2 mV/K,而2個具有不同電流密度的雙極型電晶體的基極-發射極電壓差VT,在室溫時的溫度係數為+0.086 mV/K,由於VT與VBE的電壓溫度係數相反,將其乘以合適的係數後,再與前者進行加權,從而在一定範圍內抵消
  • 一種高精度BiCMOS電流模帶隙基準源
    在模擬及數/模混合集成電路設計中,電壓基準是非常重要的電路模塊之一,而通過巧妙設計的帶隙電壓基準更是以其與電源電壓、工藝、溫度變化幾乎無關的特點,廣泛應用在LDO及DC-DC集成穩壓器、射頻電路、高精度A/
  • 抑制同步開關噪聲的超帶寬電磁帶隙結構的研究
    最近,電源平面被設計成電磁帶隙(EBG)結構來消除SSN,特別是在高頻率段應用廣泛。EBG結構從最初的蘑菇型EBG 結構發展到現在的共面型EBG結構,相對於蘑菇型EBG結構,共面型EBG結構不需要專門進行過孔柱設計和多個金屬層。本文提出了一種新型的超寬帶共面BS EBG結構,其有效阻帶為220MHz~20GHz,覆蓋近20GHz的帶寬。
  • 帶曲率補償、工作電壓1.2 V、可調帶隙基準電壓電路
    4 曲率補償的帶隙基準電壓電路在實際情況下,VBF並不是像我們前面分析電路工作時所認為的是與溫度成線性變化的關係。根據文獻[3]提到的經驗公式:其中η是取決於雙極性結構的參數,約為4,而a,當雙極型電晶體電流與絕對溫度成比例變化時,a為1,當電流與溫度無關時,a為0。
  • 值得收藏的常見電壓比較器電路
    圖1 單限比較器圖2為某儀器中過熱檢測保護電路。當溫度上升為設定值以上時,"﹣"端電壓大於"﹢"端,比較器反轉,Uo輸出為零電位,使保護電路動作。調節R1的值可以改變門限電壓,既設定溫度值的大小。圖2 某儀器過熱檢測保護電路遲滯比較器遲滯比較器又可理解為加正反饋的單限比較器。