基於時鐘輸入和相位噪聲的抖動計算應用

2021-01-11 電子產品世界

本文將採用低抖動時鐘發生器AD9523為雙通道、14位、250 MSPS ADC AD9643提供時鐘。 使用這些產品後,常見的時鐘頻率為245.76 MHz,因此針對AD9523將採用30.72 MHz基準電壓源(外部振蕩器),並設置內部寄存器,以生成AD9643的低抖動時鐘輸出。根據時鐘輸入和相位噪聲的抖動計算公式:

本文引用地址:http://www.eepw.com.cn/article/201610/308175.htm

通過時鐘源的抖動可以近似預測SNR的影響。 其中影響最大的是寬帶相位噪聲。 設計師可以利用AD9523在10 MHz失調到編碼帶寬(245.76 MHz)範圍內的寬帶相位噪聲來預測ADC的SNR,如圖1所示。

從AD9523中,複製並得到兩種條件下產生的相位噪聲曲線。第一種條件是輸出時鐘頻率為122.88 MHz,第二種條件是輸出時鐘頻率為184.32 MHz。現在,繼續做另一次近似推測,而這次的項數較為寬鬆。使用這兩條曲線中的數據執行線性插值運算,以便在輸出時鐘頻率為245.76 MHz的情況下近似得到10 MHz失調的相位噪聲。

10 MHz失調時,若輸出頻率為122.88 MHz,則相位噪聲為-158.3307 dBc/Hz。 類似地,若輸出頻率為184.32 MHz,則相位噪聲為-156.2706 dBc/Hz。 執行線性插值運算,則輸出頻率為245.76 MHz時,10 MHz失調的預期相位噪聲為-154.21 dBc/Hz(如圖1所示)。 現在,利用等式近似計算面積,得到積分相位噪聲。

現在,通過計算得到了所有必須的要素,但依然缺少最後一個公式。 需要計算此抖動對AD9643的SNR產生的影響。 現在來看看這個公式是什麼,然後代入已知數。已知時鐘頻率和rms抖動。 從AD9643數據手冊中可以得到140 MHz模擬輸入頻率下的SNR等於71.4 dBFS。 使用公式,可以看到結果為:

因此,當使用AD9523為AD9643提供時鐘時,預期SNR值為68.763 dBFS。 最後,在實驗室中進行設置,檢查這些數字。

實驗室結果顯示SNR值為68.848 dBFS: 這是一個非常好的結果! 這一結果表明實際測量值非常接近預測的68.653 dBFS,並且可以看到預測結果與測量結果如此一致。


相關焦點

  • 完美的時序:用抖動與相位噪聲測量做時鐘分頻
    本文描述了一些實用的方式,用於將較高頻率VCO(壓控振蕩器)的時鐘信號做分頻處理。 大多數用於測量抖動的現代設備都可以劃分到兩大類中的一個:時域或頻域。時域設備通常是一種高速數字示波器的形式,有高的單次採樣帶寬。頻域設備一般的形式是頻譜分析儀、帶相位噪聲測量功能的頻譜分析儀,或相位噪聲分析儀。這兩大類中,每一類設備都有自己的優點與缺點。
  • 什麼是抖動和相位噪聲?
    要進行信號抖動的分析,最常用的工具是寬帶示波器配合上響應的抖動分析軟體。示波器裡的抖動分析軟體可以方便地對抖動的大小和各種成分進行分解,但是示波器由於噪聲和測量方法的限制,很難對亞ps級的抖動進行精確測量。
  • 鮮為人知的相位噪聲特性
    採樣數據系統的相位抖動 計算採樣數據系統中由相位噪聲引起的信噪比(snr)性能降低的最簡單的方法是將相位噪聲轉換成相位抖動。利用在給定頻率條件下,時間延遲與相位延遲相同的原理很容易實現這一轉換。擴展這一原理並以噪聲功率的形式寫出,得到公式(1):
  • 正確理解時鐘器件的抖動性能
    為了正確理解時鐘相關器件的抖動指標規格,同時選擇抖動性能適合系統應用的時鐘解決方案,本文詳細介紹了如何理解兩種類型時鐘驅動器的抖動參數,以及從鎖相環輸出噪聲特性理解時鐘器件作為合成器、抖動濾除功能時的噪聲特性。
  • 時鐘的抖動及相噪分析
    相噪儀測試相噪有多種測量方法,但使用最廣泛的還是頻譜分析法和鑑相法這兩種測量原理。  4.1 頻譜分析法  頻譜分析法是對時鐘信號進行頻譜分析,先測量信號總功率Ps,再測量某一偏移頻率出的功率Pn,再經過計算便可得到該被測時鐘的單邊帶相位噪聲。
  • 理論與實踐:隨機噪聲對時序抖動的影響
    有若干因素會影響隨機時序抖動,包括寬帶噪聲、相位噪聲、雜散信號、壓擺率、帶寬。相位噪聲和寬帶噪聲都是隨機的,而雜散信號是由串擾和電源耦合等各種可確定的幹擾信號導致的確定性響應。如同本文稍後提到的那樣,壓擺率和帶寬也影響抖動。圖1描繪了一條非理想的正弦曲線,它包含了這三種噪聲源。圖2顯示了一個數位訊號,伴隨的抖動隨時間而積累。  本文旨在解釋和論證時序抖動和這三種噪聲源之間的直接關係。
  • 使用實時採樣示波器測量相位噪聲——第二部分
    採樣系統的垂直噪聲、時間基準的穩定性、示波器自身的振蕩器的相位噪聲和示波器交織採樣體系結構的缺陷都會給抖動測量造成誤差,進而影響相位噪聲測量。示波器抖動測量本底技術指標的計算公式如下:TIE= 噪聲邊沿轉換速率2+固有抖動2 [秒峰值]固有抖動部分由內部參考時基的穩定性決定。
  • 採樣保持(THA)輸出噪聲的兩個關鍵噪聲分量
    VNF和VNF_x是頻域譜密度。  此計算假定僅測量輸出波形的保持模式部分的頻譜內容。如果ADC以相同時鐘速率對THA波形進行採樣,則在ADC輸入帶寬上發生的總時域噪聲(包括THA輸出端的任何額外輸出濾波)將擴展到一個ADC奈奎斯特區間上。原則上,這些計算可以針對任意時鐘頻率執行。很顯然,THA採樣噪聲佔主導地位;因此,輸出濾波的影響和好處是有限的。
  • POL調節器中的輸入紋波和噪聲的來源是什麼?
    所有這些開關轉換器在公用DC輸入總線產生紋波和噪聲,應當加以抑制。如果未有濾波,調節器的輸入紋波和噪聲可以達到足夠高的水平,幹擾使用同一電源供電的其它設備。除了POL轉換器產生的輸入紋波和噪聲之外,IBC也具有自己的輸出電壓紋波和噪聲。
  • 用於CDR電路的相位插值選擇電路設計
    在SMIC 0.18μm CMOS工藝下採用Spectre進行了驗證,結果顯示該電路有效地提高了輸入抖動容限。1 電路結構及產生方案  圖1給出了雙環時鐘數據恢復環路的基本結構,其中,鑑相器(PD)比較輸入數據和參考時鐘的相位,必須在且只需在數據跳變處檢測出兩者問的相位誤差,即為了進行數據的自動重定時,鑑相器必須利用時鐘對數據進行採樣,這就需要多點採樣方案。
  • 低相位噪聲電壓控制振蕩器(VCO)和穩定基準電壓構成的頻率合成器
    蜂窩/4G、微波無線電、測試設備和軍事子系統應用的無線電設計人員依賴高質量本振(LO)來實現低BER(誤碼率)、低雜散輸出和低相位噪聲的系統級目標。所有的RF和微波通信和傳感器系統,無論是基於模擬還是數字調製,都需要乾淨的LO信號源;無線電的容量越高,對LO信號的要求就越高。
  • 時鐘振蕩器的原理與作用詳解
    時鐘振蕩器的原理與作用--51單片機與時鐘電路  在MCS-51單片機片內有一個高增益的反相放大器,反相放大器的輸入端為XTAL1,輸出端為XTAL2,由該放大器構成的振蕩電路和時鐘電路一起構成了單片機的時鐘方式。根據硬體電路的不同,單片機的時鐘連接方式可分為內部時鐘方式和外部時鐘方式,如圖1所示。
  • 頻率合成器的相位噪聲分析
    直接式頻率合成器是將基準頻率通過倍頻、分頻和混頻進行算術運算,再通過開關濾波器組選出所需的輸出頻率。間接式頻率合成器是利用鎖相環(PLL)構成的頻率合成器,它利用鎖相環優異窄帶跟蹤特性,使輸出頻率鎖定在高穩定的參考頻率上。輸出頻率的相位噪聲主要由VCO和參考頻率源兩者合成決定,靠近載波主要是倍頻後的參考源的相位噪聲,遠離載波主要是VCO遠端的相位噪聲。
  • 基於可編程邏輯器件實現可攜式數字正交鎖相放大器的應用方案
    娟 引言 鎖相放大器是一種用於測量動態信號的電子儀器,它的功能是從被噪聲淹沒的信號中測出某一頻率的信號的相位和幅值。利用參考信號與被測信號的互相關特性,提取出與參考信號同頻率和同相位的被測信號。相較於採用窄帶濾波進行微弱信號檢測,鎖相放大器因採用相關檢測技術,其Q值遠高於模擬帶通濾波器,且不存在中心頻率不穩定的問題。由於參考信號與待測信號具有相關性,而與噪聲不具有相關性,使通過相敏檢測提取的信號中僅包含待測信號的幅度和相位信息,因而在微弱信號的高精度測量領域具有極大的應用價值。
  • 運算放大器輸出相位反轉和輸入過壓保護分析
    運算放大器配置為單位增益電壓跟隨器時,最有可能發生相位反轉。在反相模式下,相位反轉不是問題,因為兩個輸入均恆定不變,並且處於地電位(某些單電源應用中則處於中間電源電壓)。  大多數現代運算放大器都會使用電路設計技術來防止相位反轉。如果運算放大器能夠避免相位反轉,其數據手冊的"主要特性"部分一般會說明這一點,但"技術規格"部分不一定會說明。
  • ...VS 實時示波器:實時示波器在新一代光接口時域測試上的應用
    也就是說來自於碼型發生器(Pattern Generator)的同步時鐘和信號已經未必同步了,這一點在當前的PAM4光模塊測試上尤其明顯。經過實際對比測試發現,使用時鐘恢復單元(Clock Recovery)進行測試時結果要比使用碼型發生器(Pattern Generator)同步時鐘作為觸發更加好。不過,當工程師需要進行更高速度的測試時,時鐘恢復設備的價格就會非常高,大大增加測試成本。
  • 剖析低噪聲輸入保護放大器的閃光點
    當低噪聲放大器輸入端的信號強度超過輸入信號的功率閾值時,其潛在性能損壞和減弱的可能性將會變得越來越大。低噪聲放大器在暴露處理高輸入功率信號時失效的兩種常見原因是:高射頻功率損耗導致過熱;以及低噪聲放大器的電晶體輸入端的高射頻電壓導致過應力。
  • 基於DDS構建可調頻穩幅信號發生器
    摘要 系統採用基於DDS工作原理的AD9851,以單片機為控制核心,設計了可產生頻率可調的穩幅高精度正弦波、方波信號發生器。輸出級通過橢A濾波器去除高頻噪聲以穩定信號,並採用乙類推免功率放大器電路以提高系統的負載能力。闡述了晶片與外部電路接口的硬體結構並作出詳細的系統測試。
  • 大普通信:打造國產高性能時鐘晶片全鏈條
    儘管在時鐘晶片領域,國際巨頭如TI、ADI等憑藉先發優勢和多年積累構築了高壁壘。但是,一直穩紮穩打的大普通信,始終專注於時頻領域的產品研發及創新,經過15年的耕耘,在國外巨頭的「包圍圈」中,成功打造了一條國內自主的「流水線」式時鐘鏈,尤其在5G應用中大放光彩。