基於可編程邏輯器件實現多電平正交幅度調製系統的設計

2020-11-28 電子發燒友

基於可編程邏輯器件實現多電平正交幅度調製系統的設計

劉潔,李和 發表於 2020-11-16 22:58:11

1 引 言

多電平正交幅度調製MQAM(Multilevel QuadratureAmplitude Modulation)是一種振幅和相位相結合的高階調製方式,具有較高的頻帶利用率和較好的功率利用率。因為單獨使甩振幅和相位攜帶信息時,不能最充分利用信號平面,這可由調製信號星座圖中信號矢量端點的分布直觀觀察到。多進位振幅鍵控(MASK)調製時,矢量端點在一條軸上分布;多進位相位鍵控(MPSK)調製時,矢量點在一個圓上分布。隨著進位數M的增大,這些矢量端點之間的最小距離也隨之減少。而MQAM採用振幅和相位聯合鍵控調製,他能充分利用整個信號平面,將矢量端點重新合理地分布,在不減小最小距離的情況下,增加信號的端點數;在相同信號端點數的情況下,矢量端點之間的最小距離增加。因此,MQAM是一種高效的調製方式,被廣泛應用於中、大容量數字微波通信系統、有線電視網絡高數據傳輸、衛星通信等領域。本文首先介紹了MQAM調製解調的基本原理,然後以64QAM為例,介紹了一種全數字實現的調製系統結構方案,並給出了解調器的具體FPGA實現方法及關鍵技術。

2 MQAM調製原理

所謂正交振幅調製,就是用兩個獨立的基帶波形對兩個相互正交的同頻載波進行抑制載波的雙邊帶調製,利用這種已調信號在同一帶寬內頻譜的正交性來實現兩路並行的數字信息傳輸。MQAM信號的一般表達式為:

式(1)由兩個相互正交的載波構成,每個載波被一組離散的振幅{Am),{Bm)所調製,故稱這種調製方式為正交振幅 調製。式中T為碼元寬度,m=1,2,…,L,L為Am和Bm的電平數。MQAM中Am和Bm振幅可以表示成:

式中:A是固定的振幅,dm,em由輸入數據確定,dm,em決定了已調MQAM信號在信號空間中的坐標點。在調製過程中,載波的振幅與相位都發生了變化,因此,已調信號矢量星座圖中每一個坐標點代表了一種編碼組合,同時也代表了正交信號矢量合成後的不同的相位及電平,第i個信號可用數學描述為:

因此每一個坐標點也由Ai和φ i惟一確定。

3 64QAM調製器系統設計

圖1給出了全數字實現的64QAM調製器的電路原理結構。除D/A變換外,每個功能模塊都用FPGA實現。擾碼、串並轉換和差分編碼採用原理圖的方法進行設計,電平轉換及星座圖映射採用查表法(LUT)進行設計。本設計的難點為成形濾波器和基於DDS的正交調製器實現,下面重點描述成形濾波器和基於DDS的正交調製器的實現方法。

3.1 成形濾波器的設計

為了讓信號在帶限的信道中傳輸,提高頻譜利用率,通常在發送端把信號經過成形濾波器進行帶限,由此就會引入碼間幹擾。為有效地減少碼間幹擾,按照最佳接收理論,收發基帶濾波器應共軛匹配,設計時收發基帶濾波器採用均方根升餘弦滾降濾波器即能滿足要求。

在實際電路設計中採用具有線性相位的FIR濾波器來實現均方根升餘弦滾降特性的成形濾波器。一個N階FIR濾波器的差分方程表達式為:

線性相位的FIR濾波器的係數是偶對稱或奇對稱的,利用係數的對稱性可減少乘法器的數量,本系統採用N為偶數且係數偶對稱的線性相位的FIR濾波器。濾波器係數是一個固定的值,根據均方根升餘弦的衝擊響應特性,利用Matlab軟體可直接生成FIR數字濾波器係數hk(k=0,1,…,N-1)。所以濾波器的乘法都是固定係數的乘法。

本設計採用分布式算法(DA)原理,利用FPGA查找表代替乘法器來實現FIR濾波器,其基本思想如下:

假設輸入信號數據位為B位,則濾波器在n時刻的第k個輸入為:

從式(5)可以看出,FIR濾波器中乘加單元的運算是算法核心。如果建立一個查找表(Look Up Table,LUT),表中數據由所有固定係數(h0,h1,…,hN-1)的所有加的組合構成(和用sumb表示,6∈[0,B-1]),那麼,用N位輸入數據構成的N位地址去尋址LUT,如果N位都為1,則LUT的輸出是N位係數的和,如果N位中有0,則其對應的係數將從和中去掉。這樣乘加運算就變成了查表操作。整數乘以2b可以通過左移6位實現。

對於本系統,碼元速率為25.92 Mbaud,滾降係數選取為0.5,抽頭個數取N=16,抽頭係數精度取10 b,輸入數據為4 b,輸出精度取9 b。仿真結果如圖2所示。

從圖2可以看出:碼元速率為25.92 Mbaud的基帶信號經成形濾波後,頻譜被限制在20 MHz範圍內。

3.2 正交調製器的設計

經成形濾波後的兩路基帶信號分別對DDS(DirectDigital Synthesizer)產生的兩路正交的載波進行調製,然後進行矢量相加形成調製信號輸出。DDS的FPGA實現框圖如圖3所示。

DDS的基本原理是利用採樣定理,利用查找表法產生波形。相位累加器是DDS系統的核心部分,每來一個時鐘脈衝,累加器將頻率控制字M與相位寄存器輸出的累加相位數據相加,把相加後的結果送至相位寄存器的數據輸入端;相位寄存器將累加器在上一個時鐘作用後所產生的新相位數據反饋到累加器的輸入端,以使累加器在下一個時鐘的作用下繼續與頻率控制數據相加。這樣,相位累加器在參考時鐘的作用下,進行線性相位累加,當累加器累加滿量時就會產生一次溢出,完成一個周期性的動作,這個周期就是DDS合成信號的一個頻率周期,累加器的溢出頻率就是DDS輸出的信號頻率。

用相位累加器輸出的數據作為波形存儲器(ROM)的相位取樣地址,這樣就可以把存儲在波形存儲器內的波形抽樣值經查找表查出,完成相位到幅值轉換。ROM設計的關鍵問題是進行初始化,就是將正弦波的二進位幅度碼按一定的格式輸入到存儲器初始化(.mif)文件,此文件可以C語言或者Matlab語言程序生成。

DDS系統輸出信號的頻率為f0=fclk×M/2N,頻率解析度為△f=fclk/2N,當M=2N-1時,DDS最高的基波合成頻率為f0max=fclk/2。對於本系統,時鐘頻率fclk=155.520 MHz,N取12。仿真結果如圖4所示。

由於兩個正交本振的形成是通過Madab運算得到的查找表,所以由DDS得到的載頻不存在幅度差異,理論上其正交性也完全可以得到保證,但由於存儲精度的影響,存在量化誤差。

4 系統設計與仿真

根據以上各模塊單元的設計,構成64QAM調製器的頂層文件如圖5所示。運用QuartusⅡ及Matlab軟體實現64QAM調製器仿真,仿真結果如圖6所示。

5 結 語

本文介紹了用FPGA實現全數字高階QAM調製器的思想和方法,採用原理圖和Verilog語言,用可編程晶片StratixⅡ系列中的EP2S30F484C3實現了整個設計,結果表明符合設計要求。為進一步的研究和設計全數字高階QAM系統打下了良好的基礎。

責任編輯:gt

打開APP閱讀更多精彩內容

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容圖片侵權或者其他問題,請聯繫本站作侵刪。 侵權投訴

相關焦點

  • 基於可編程邏輯器件實現可攜式數字正交鎖相放大器的應用方案
    基於可編程邏輯器件實現可攜式數字正交鎖相放大器的應用方案 謝桂輝,鄭旭初, 發表於 2020-12-03 08:49:00 作者:謝桂輝,鄭旭初,趙天明,劉子緒,趙
  • 採用複雜可編程邏輯器件與ISA總線相結合實現數據採集系統設計
    採用複雜可編程邏輯器件與ISA總線相結合實現數據採集系統設計 電子設計 發表於 2018-12-30 09:33:00 數據採集是工業測量和控制系統中的重要部分
  • 可編程邏輯器件和ASIC對比介紹
    1.1 可編程邏輯器件 可編程邏輯器件PLD(Programmable Logic Device)就是一種可以由用戶定義和設置邏輯功能的數字集成電路,屬於可編程 ASIC。PLD的種類較多,目前廣泛使用的PLD器件主要是複雜可編程邏輯器件CPLD(Complex Programmable Logic Device)和現場可編程門陣列FPGA(Field Programmable Gate Array) 。 CPLD器件內部含有許多邏輯塊和連線資源,而邏輯塊由與-或陣列和觸發器等構成,邏輯塊的功能由用戶編程決定。
  • 基於高性能數字晶片的多協議可編程接口設計
    設計支持高速通信、高覆蓋性的電平標準,支持多種接口協議,可控延遲,並具備一定的工作速度、穩定性和高的驅動能力的可編程輸入輸出接口電路成為當務之急。基於以上分析,本文設計了一種多協議可編程輸入輸出接口中的輸入接口電路,在用戶配置基準電壓和輸入模式的情況下,可以支持多達10種的不同協議標準,並可以通過可編程延遲模塊消除焊盤至晶片內部的保持時間,實現信號通路的同步性。
  • 採用FPGA/CPLD可編程邏輯器件實現內河航標監控系統的設計
    採用FPGA/CPLD可編程邏輯器件實現內河航標監控系統的設計 王勇;梁偉中 發表於 2020-04-12 18:00:00 內河水運是國家綜合運輸體系和水資源綜合利用的重要組成部分
  • 基於CPLD和LVPECL的可調窄脈衝信號發生器設計與實現
    基於CPLD和LVPECL的可調窄脈衝信號發生器設計與實現 秩名 發表於 2012-12-13 14:51:16   超寬帶無線通信技術是目前無線通信領域先進的通信技術之一
  • 利用AD9958/AD9959多通道DDS實現相位相干FSK調製器的設計
    打開APP 利用AD9958/AD9959多通道DDS實現相位相干FSK調製器的設計 電子設計 發表於 2019-06-12 08:02:00
  • 基於Nios II的AT24C02接口電路設計與實現
    針對這種保存的數據量不大和存儲速度要求不高的特點,可採用「NiosⅡ+AT24C02"設計方案進行設計。本文在討論了I2C通信協議的基礎上,利用FPGA技術,設計了NiosⅡ與AT24C02」之間進行通信的接口電路。本接口電路能產生基於I2C通信協議的讀寫操作時序,成功實現了對AT24C02的讀寫功能。
  • 基於CPLD的鍵盤控制器設計
    0 引 言 由於CPLD的可再編程性質,可以將同一裝置用於不同的鍵盤和產品,而收到高產量、低成本的效果,同時也節約了單片機的資源以做它用。可再編程的特點輔之簡便易用的設計工具,使設計可以進行晚期更改,提高了產品設計的靈活性,降低了風險。
  • DBF系統的數字正交相干檢波設計
    計算機仿真和性能分析表明,該設計對其他工程具有一定的參考價值。關鍵詞:帶通信號採用;數字正交相干檢波;FIR濾波器 隨著信號處理技術的發展,對接收通道性能的要求越來越高。其關鍵技術之一就是對模擬帶通信號進行正交相干檢波,得到其復包絡而獲得全部信息,為後續處理提供高質量的原始信號,它的性能對整個系統有著較大的影響。特別是在多通道數字波束形成(DBF)體制的雷達中,各通道數據的一致性有更高的要求。
  • 基於源級耦合結構的正交二分頻電路
    摘 要: 設計了一種基於源級耦合結構的正交二分頻電路,由兩個完全相同的源級耦合D觸發器級聯構成,交替工作於觸發和鎖存模式。對傳統的源級耦合結構做了適當改進,採用動態負載,通過對PMOS管的開關控制很好地解決了電路工作速度和輸出擺幅間的矛盾;且時鐘開關PMOS和NMOS採用不同直流偏置,便於低電源電壓下直流工作點的選取。
  • 可編程邏輯陣列(PLA)簡介
    可編程邏輯陣列PLA是一種可程式化的裝置,可用來實現組合邏輯電路。PLA具有一組可程式化的AND階,AND階之後連接一組可程式化的OR階,如此可以達到:「只在合乎設定條件時才允許產生邏輯訊號輸出。」  可編程邏輯陣列(可編程邏輯控制器)PLA如此的邏輯閘佈局能用來規劃大量的邏輯函式,這些邏輯函式必須先以積項(有時是多個積項)的原始形式進行齊一化。
  • :基於2D半導體可逆固態摻雜的可編程器件
    在2D半導體中選擇性地實現p型和n型載流子摻雜可以實現所需的邏輯功能,有望簡化電路設計和製造。最近,離子液體和離子凝膠引起的摻雜已應用於2D半導體,以構建二極體,其中離子液體中的正負離子可以靜電調節器件中的載流子密度。但是,這種離子液體二極體僅在低溫下才是非易失性的。此外,離子液體的流體性質與固態電子器件不兼容,並且不適用於為電路應用獨立切換多個器件。
  • 基於TMS320F240專用定點可編程晶片實現電動機微機保護裝置的設計
    基於TMS320F240專用定點可編程晶片實現電動機微機保護裝置的設計 單亞娟,鄭建勇,曹 發表於 2020-11-25 10:30:06   作者:單亞娟,鄭建勇
  • 直接數字合成技術實現函數信號發生器
    摘要:本文利用直接數字合成技術通過一款FPGA可編程邏輯晶片實現函數信號發生器的研製,該信號發生器是以Altera公司生產的EP4CE6F17C8晶片為設計載體,通過DDS技術實現兩路同步信號輸出。通過軟體Quartus-II12.0和Nios-II 12.0開發環境編程,實現多種波形信號輸出,信號具有高精度的頻率解析度能力,最高可達36位。
  • 基於CPLD的壓電生物傳感器檢測電路設計
    介紹了一種基於複雜可編程邏輯器件(CPLD)的壓電生物傳感器檢測電路。該檢測電路以高性能CPLD(MAX7128)為核心,實現了對壓電生物傳感器10MHz高頻信號的測量與採集,以及所採集的頻率數據動態、實時顯示以及頻率數據串行通信等功能。
  • 一種基於FPGA的全光纖電流互感器控制電路設計
    ,所以該方案控制精度提高有限;另一種是以現場可編程門陣列(FPGA)和DSP為核心器件,結合兩者的優點,利用FPGA來完成系統時序控制,DSP實現各種數位訊號處理算法,雖然可以獲得非常高的控制精度,但系統結構相對複雜,可靠性下降。
  • AD9958高性能可雙路輸出的DDS器件
    AD9958是Analog Devices公司生產的一款高性能、動態特性優異、可雙路輸出的DDS器件,每路可單獨控制頻率,相位/幅度。這種靈活性可用於校正信號之間由濾波、放大等模擬處理或PCB布局失配而引起的不平衡問題。由於兩個通道共享一個公共系統時鐘,因此它們具有固有的同步性,可支持多個設備的同步。
  • 基於SPWM控制全數字單相變頻器的設計及實現
    本文介紹了基於DSPTMS320LF2407A並使用SPWM控制技術的全數字單相變頻器的設計及實現方法,最後給出了實驗波形。在變頻調速系統中,應用DSP作為控制晶片以實現數位化控制,它既提高了系統可靠性,又使系統的控制精度高、實時性強、硬體簡單、軟體編程容易,是變頻調速系統中最有發展前景的研究方向之一。TMS320LF2407A晶片簡介TMS320LF2407A 是TI公司專為電機控制而設計的單片DSP控制器。
  • 基於SoPC目標板Flash編程設計的創建及應用
    SoC從整個系統的角度出發,把處理機制、模型算法、晶片結構、各層次電路,直至器件的實際電路緊密連接起來,在單個(少數幾個)晶片上實現整個系統的功能。同時隨著現場可編程邏輯陣列(FPGA)技術的日益成熟,將PLD與嵌入式處理器IP軟核相結合,形成基於可編程片上系統(System on Programmable Chip,簡稱 SOPC)的SoC解決方案,使得更加靈活的SOPC成為現代嵌入式系統設計的發展趨勢。SoPC是Altera公司提出的一種靈活、高效的SoC解決方案。