MOSFET柵漏電流噪聲模型研究

2020-11-25 電子產品世界


CMOS器件的等比例縮小發展趨勢,導致了柵等效氧化層厚度、柵長度和柵面積都急劇減小。對於常規體MOSFET,當氧化層厚度2 nm時,大量載流子以不同機制通過柵介質形成顯著的柵極漏電流。柵極漏電流不僅能產生於溝道區域,而且能在柵極與源/漏的交疊區域產生。穿越柵氧化層的電流增加了電路的洩漏電流,從而增加了電路的靜態功耗,同時也影響MOS器件的導通特性,甚至導致器件特性不正常。柵漏電流增加成為器件尺寸縮減的主要限制因素之一。
柵氧化層越薄,柵漏電流越大,工藝偏差也越大。柵漏電流噪聲一方面影響器件性能,另一方面可用於柵介質質量表徵,因此由柵介質擊穿和隧穿引起的柵電流漲落為人們廣泛關注。為了更好地描述和解釋柵電流漲落對MOS器件性能的影響,迫切需要建立柵漏電流噪聲精確模型。MOS器件噪聲研究,始於60年代,至今已有大量研究報導文獻。而柵漏電流大的MOS器件噪聲特性的研究仍是現今研究中活躍的課題。尤其當MOS-FET縮減至直接隧穿尺度(3 nm)時,柵漏電流噪聲模型顯得尤為重要,並可為MOSFET可靠性表徵和器件設計提供依據。文中基於MOSFET柵氧擊穿效應和隧穿效應,總結了柵漏電流噪聲特性,歸納了4種柵漏電流噪聲模型,並對各種模型的特性和局限性進行了分析。

本文引用地址:http://www.eepw.com.cn/article/181165.htm


1 柵漏電流噪聲模型
(1)超薄柵氧隧穿漏電流低頻噪聲模型。
模型基於泊松方程與薛丁格方程自洽數值求解,採用一維近似描述了器件的靜態特性,模型考慮了柵材料多晶矽耗盡效應和量子力學效應。在描述超薄氧化層的柵漏時,同時考慮了勢壘透射和界面反射,電子透射係數表達式為

其中,χb為勢壘高度,ψ(y)為位置y處的電勢,E為隧穿電子能級。
總柵隧穿電流為

其中,Ninv(ψ)為反型層電荷,C(ψ)為取決於界面反射的修正係數,fi(ψ)為頻率因子。
氧化層內部的缺陷對柵漏電流漲落的貢獻,已在格林表達式中考慮和體現。這種近似允許擯棄等效平帶電壓漲落的假設,由此得到的柵電流漲落譜密度為

其中,為與靜電勢ψ(y)相關的柵電流,IG的雅可比矩陣,Gψ(x,x1)為氧化層x1處的單位電荷在氧化層x處的電勢ψ(x)的格林函數。

基爾霍夫電流相關文章:基爾霍夫電流定律


相關焦點

  • 一種基於物理的溝槽柵SiC MOSFET器件模型
    作為比平面柵SiC MOSFET更有吸引力的開關器件,溝槽柵SiC MOSFET已經在市場上開始應用。電路仿真工具有利於柵極驅動電路的設計。SiC MOSFET的建模一直是一個比較熱門的研究領域,各個器件製造商也為SiC MOSFET提供了不同的器件仿真模型[1-3]。
  • 電子管放大電路當中柵漏電阻的作用是什麼
    6N1+6P1膽機電路圖詳細講解第一部分自製膽機試聽連結:所有欲求只能靠自己的雙手,膽機播放無損經典歌曲《順流逆流》電子管前級放大電路圖中畫出紅圈的電阻都是在電路中參與放大的電子管的柵漏電阻,那麼這個電阻Rg在電路中起到哪幾個方面作用呢?下面就簡單介一下:第一個作用是把陰極電阻上電壓降的負電位引入柵極,是電子管有一個合適的靜態工作點。
  • 電子管柵壓的供電方式和特點
    另外,柵偏壓是與輸入信號串聯加在柵極與陰極之間的,柵壓供給電路的噪聲雜波,同樣也會在放大信號時被放大,造成信噪比下降,由此可以看出對柵壓供電電路的要求比屏壓要求更高。現介紹幾種常用的柵壓供電方式及特點。
  • 功率 MOSFET的參數
    > 在柵源短接,漏-源額定電壓(VDSS)是指漏-源未發生雪崩擊穿前所能施加的最大電壓。對於一定的柵-源電壓,MOSFET導通後,存在最大的漏極電流。如圖所示,對於給定的一個柵-源電壓,如果工作點位於線性區域內,漏極電流的增大會提高漏-源電壓,由此增大導通損耗。長時間工作在大功率之下,將導致器件失效。
  • 蘇州納米所研究揭示場板抑制GaN基HEMT電流崩塌機理
    然而在高壓開關工作下的AlGaN/GaN HEMT器件的電流崩塌現象嚴重影響著其性能,場板結構是緩解器件電流崩塌的常用手段。國際學術界對場板抑制電流崩塌的機理認識歸結為:場板能夠減弱漏側柵極邊緣電場集中,減少了柵極向勢壘層中電子電荷的注入。
  • 影響MOSFET性能的一些因素
    根據具體應用建立FET性能模型並採用電子表格記錄數據的經驗豐富的設計人員,亦未能從熟悉的模型中獲得滿意的結果。本文引用地址:http://www.eepw.com.cn/article/228186.htm  除了器件結構和加工工藝,MOSFET的性能還受其他幾個周圍相關因素的影響。這些因素包括封裝阻抗、印刷電路板(PCB)布局、互連線寄生效應和開關速度。
  • 電機電流檢測電路研究
    :輸配電線路施工與運行;樊璟,女,碩士,講師,研究方向:電力營銷;賈宏偉,男,碩士,講師,研究方向:電能的變換與控制。0 引言  控制精度要求較高的伺服電機一般都是採用由位置環、速度環和電流環組成的三環控制系統。三環結構可以使伺服系統獲得較好得動態跟隨性能和抗幹擾性能。其中,電流檢測對於高性能閉環電機控制而言極為重要,並且不容易在惡劣、充滿電氣噪聲的環境中實現高保真測量。
  • 反激開關MOSFET源極流出的電流精細剖析
    反激式轉換器可以工作在連續導通模式(CCM)(如圖2)和不連續導通模式(DCM)(如圖3)下,當工作在CCM模式時,次級二極體保持導通直至MOSFET柵極導通,而MOSFET導通時,次級二極體的反向恢復電流被添加至初級電流,因此在導通瞬間初級電流上出現較大的電流浪湧;當工作在DCM模式時,由於次級電流在一個開關周期結束前乾涸,Lp和MOSFET的Coss之間發生諧振
  • TLP250功率驅動模塊在IRF840 MOSFET中的應用(圖)
    快速電力電子器件mosfet的出現,為斬波頻率的提高創造了條件,提高斬波頻率可以減少低頻諧波分量,降低對濾波元器件的要求,減少了體積和重量。採用自關斷器件,省去了換流迴路,又可提高斬波器的頻率。---直流電動機的勵磁迴路和電樞迴路電流的自動調節常常採用功率mosfet。
  • 雙柵CMOS核心模型研究成果發表 納器件物理和電路模型取得新進展
    ,其研究成果「雙柵CMOS器件核心模型」在國際電子電氣工程師協會(IEEE)相關領域最權威的學術期刊《電子器件雜誌,IEEE Trans.models and 45-nm modeling challenging)上發表「納米環柵CMOS 器件模型基本解」研究論文後,在微納電子器件和集成電路模型領域取得的又一最新進展。
  • MOSEFT分析:理解功率MOSFET的開關損耗
    圖1 MOSFET開關過程中柵極電荷特性 開通過程中,從t0時刻起,柵源極間電容開始充電,柵電壓開始上升,柵極電壓為 其中:,VGS為PWM柵極驅動器的輸出電壓,Ron為PWM柵極驅動器內部串聯導通電阻,Ciss為MOSFET輸入電容,Rg為MOSFET的柵極電阻。
  • 復旦大學科研團隊實現圍柵多橋溝道電晶體技術
    復旦大學微電子學院教授周鵬團隊針對具有重大需求的3-5納米節點電晶體技術,驗證了雙層溝道厚度分別為0.6 /1.2納米的圍柵多橋溝道電晶體(GAA,Gate All Around),實現了高驅動電流和低洩漏電流的融合統一,為高性能低功耗電子器件的發展提供了新的技術途徑。
  • 新型功率器件MCT關斷模型的研究
    新型功率器件MCT關斷模型的研究 摘要:介紹了新型功率器件MCT(MOS控制晶閘管)的基本結構,工作原理。詳細地探討了MCT在關斷情況下的建模,採用狀態空間分析法推導出了MCT的可關斷的最大電流與其結構的關係,並利用MATLAB/Simulink仿真證明了結論的正確性。
  • 運算放大器的噪聲分析與設計
    2.1 噪聲模型  電阻的噪聲主要是熱噪聲。該噪聲可以等效為一個理想的無噪聲電阻串連一個電壓源,或並聯一個電流源作為它的噪聲模型,其等效的噪聲電流及電壓分別為: 而運算放大器內部的噪聲通過內部等效來描述,運算放大器內部可視為一個理想的無噪聲運算放大器(Noisless OpAmp),通過在理想無噪聲運算放大器的同相輸入端串聯一個噪聲電壓源,同相、反相輸人端到地分別串聯一個噪聲電流源,來表徵內部噪聲,對於單管NMOS或者PMOS,它們的等效噪聲電流及噪聲電壓分別為:
  • 微電子學院周鵬團隊實現圍柵多橋溝道電晶體技術
    (GAA,Gate All Around),實現了高驅動電流和低洩漏電流的融合統一,為高性能低功耗電子器件的發展提供了新的技術途徑。採用多溝道堆疊和全面柵環繞的新型多橋溝道電晶體乘勢而起,利用GAA結構實現了更好的柵控能力和漏電控制,被視為3-5納米節點電晶體的主要候選技術。現有工藝已實現了7層矽納米片的GAA多橋溝道電晶體,大幅提高驅動電流,然而隨著堆疊溝道數量的增加,漏電流也隨之增加,導致的功耗不可忽視。
  • 包含熱模型的新型MOSFET PSPICE模型
    SPICE 的實現  本文提出的模型使用一種不同的PSPICE 模擬量行為模型(ABM)建模技術。事實上,利用這種建模方法,使用者可以用數學的方法建立模型,不必使用更多的資源。  可以看到,由SPICE內的MOSFET模型,並不能以溫度結點的形式直接得到溫度。
  • 噪聲(Noise)-2
    >  -熱噪聲  -溝道熱噪聲優化  -柵熱噪聲優化這一篇小記如何將噪聲帶入到具體電路中計算在對電路進行分析時,常需要綜合考慮多個噪聲源,並考慮如何把他們疊加起來,得到等效的總噪聲。至於如何疊加,涉及到「相關噪聲」、「非相關噪聲」。相關噪聲,X1(t)和X2(t)的疊加,例如電阻的噪聲和MOS的噪聲非相關噪聲,X1(t)和X2(t)的疊加
  • D類音頻前置運算放大器的噪聲分析與設計
    2.1 噪聲模型  電阻的噪聲主要是熱噪聲。該噪聲可以等效為一個理想的無噪聲電阻串連一個電壓源,或並聯一個電流源作為它的噪聲模型,其等效的噪聲電流及電壓分別為:  運算放大器製造商提供的噪聲指標,通常是指在運算放大器輸入端測試的噪聲,包括熱噪聲及閃爍噪聲。
  • MOSFET的寄生電容是如何影響其開關速度的?
    我們應該都清楚,MOSFET 的柵極和漏源之間都是介質層,因此柵源和柵漏之間必然存在一個寄生電容CGS 和CGD,溝道未形成時,漏源之間也有一個寄生電容