帶隙基準計算器(BGRC)功能

2020-11-28 電子產品世界

帶隙基準計算器(BGRC)是一個帶隙基準電路的設計和分析。所有的電路參數和輸出電壓的計算結溫的功能。惠普® 50G計算器或免費的PC模擬器,可以使用計算器

本文引用地址:http://www.eepw.com.cn/article/187395.htm

  帶隙基準計算器

  帶隙參考計算器(BGRC)是HP50克計算器的程序,設計和分析的兩個電晶體的帶隙電壓參考電路。BGRC計算交界的函數所有的電路參數和輸出電壓的溫度。BGRC也可以運行在一個PC機使用的免費程序HPUserEdit 5.4,在發現或模擬設計計算器 「頁面。圖1 的帶隙基準 的BGRC是一個很好的教學工具,它允許一個設計理論上完美的帶隙電路。探討的主題包括:一階調整,以儘量減少與溫度誤差的斜坡,以及優化的二階曲率校正電路 。」 BGRC可以找到任何其他功能的電路參數,使帶隙基準電路的設計和分析非常有用。八個參數,可以輸入或發現:

  

  輸出的帶隙電壓,VBG,在伏

  結溫TJ(° C),

  電阻率,R1/R2

  電晶體的發射極面積比,N

  基極 - 發射極電壓在25 ° C,Vber,在伏

  工藝相關的參數,η

  魔術溫度,T0,以° C

  曲率校正選擇,CC

  

  圖2。帶隙參考計算器初始屏幕顯示。


相關焦點

  • 帶隙電壓基準源的設計與分析
    摘要 介紹了基準源的發展和基本工作原理以及目前較常用的帶隙基準源電路結構。設計了一種基於Banba結構的基準源電路,重點對自啟動電路及放大電路部分進行了分析,得到並分析了輸出電壓與溫度的關係。
  • cmos帶隙基準電壓源設計
    帶隙是導帶的最低點和價帶的最高點的能量之差。帶隙越大,電子由價帶被激發到導帶越難,本徵載流子濃度就越低,電導率也就越低   帶隙主要作為帶隙基準的簡稱,帶隙基準是所有基準電壓中最受歡迎的一種,由於其具有與電源電壓、工藝、溫度變化幾乎無關的突出優點,所以被廣泛地應用於高精度的比較器、A/D或D/A轉換器、LDO穩壓器以及其他許多模擬集成電路中。
  • 高精度CMOS帶隙基準源的設計
    引言  模擬電路中廣泛地包含電壓基準(reference voltage)和電流基準(current reference)。基於該特性,帶隙基準源所採用的基極-發射極結可以被工作在弱反型區的電晶體代替產生低溫度係數的基準源。文獻中提到採用該設計原理的基準源,利用0.13μm工藝的低閾值電壓NMOS管和襯底調整的PMOS管實現其中的放大器。
  • 一種降低失調影響的低噪聲帶隙基準電路
    低噪聲帶隙基準電路。  關鍵詞:帶隙基準電壓源;降低運放失調電壓影響;低噪聲  0 引言  基準電壓模塊是數模轉換器(DAC),模數轉換器(ADC)、鎖相環(PLL)等電路中不可缺少的基本模塊,其性能直接影響系統的精度和穩定性,其中帶隙基準電路是應用最為廣泛的一種基準電壓模塊。
  • 一種高精度BiCMOS電流模帶隙基準源
    在模擬及數/模混合集成電路設計中,電壓基準是非常重要的電路模塊之一,而通過巧妙設計的帶隙電壓基準更是以其與電源電壓、工藝、溫度變化幾乎無關的特點,廣泛應用在LDO及DC-DC集成穩壓器、射頻電路、高精度A/
  • 一種採用二次曲率補償的帶隙基準源
    在A/D,D/A轉換器以及一些模擬和數字電路中,帶隙基準源起著至關重要的作用,它的溫度特性和抗噪聲能力直接決定了整體電路的精度和性能。因此,提高帶隙基準源的精度是十分重要的。 本文介紹帶曲率補償的帶隙基準源的原理,並將其與傳統帶隙基準源進行比較,突出其在溫度特性上的優點,並介紹一種運用曲率補償的帶隙基準源電路。
  • 一種低電壓帶隙基準電壓源的設計
    0 引言 基準電壓是數模混合電路設計中一個不可缺少的參數,而帶隙基準電壓源又是產生這個電壓的最廣泛的解決方案。在大量手持設備應用的今天,低功耗的設計已成為現今電路設計的一大趨勢。
  • 一種高精度低電源電壓帶隙基準源的設計
    由於帶隙基準電壓源具有較低的溫度係數和高電源電壓抑制比,以及能與標準CMOS工藝相兼容等優點,因而成為常用的基準電壓源實現方式。文獻設計了具有溫度補償的傳統帶隙基準電路,但其電源電壓和溫度係數過高,且輸出電壓約在1.25 V,難以滿足低壓的要求。文獻設計了低電源電壓帶隙基準電路,但輸出基準電壓過高。文獻提出了解決方法,設計了低壓帶隙基準源,電路結構複雜。
  • 一種高精度帶隙基準電壓源電路設計
    摘要:針對傳統CMOS帶隙電壓基準源電路電源電壓較高,基準電壓輸出範圍有限等問題,通過增加啟動電路,並採用共源共柵結構的PTAT電流產生電路,設計了一種高精度、低溫漂、與電源無關的具有穩定電壓輸出特性的帶隙電壓源。
  • 一種高PSR帶隙基準源的實現
    摘要:本文針對傳統基準電壓的低PSR以及低輸出電壓的問題,通過採用LDO與帶隙基準的混合設計,並且採用BCD工藝,得到了一種可以輸出較高參考電壓的高PSR(電源抑制)帶隙基準。
  • 低成本多路輸出CMOS帶隙基準電壓源設計
    關鍵詞:帶隙基準源;多路基準電壓輸出;溫度係數;Cadence0 引言 帶隙基準電壓源通常是模擬和混合信號處理系統中重要的組成模塊,它用來提供高穩定的參考電壓,對系統的性能起著至關重要的作用。帶隙基準廣泛地應用於ADC,DAC、線性穩壓器、開關電源、溫度傳感器和網絡通信等各種電路中。衡量帶隙基準源性能的重要指標有低溫度係數、低線性調整率、低電源電壓、低成本、低功耗和高電源抑制比。
  • 帶隙基準源電路的基本原理及仿真分析
    基於該特性,帶隙基準源所採用的基極-發射極結可以被工作在弱反型區的電晶體代替產生低溫度係數的基準源。文獻中提到採用該設計原理的基準源,利用0.13μm工藝的低閾值電壓NMOS管和襯底調整的PMOS管實現其中的放大器。本文所採用的基準源電路利用傳統帶隙基準源的核心電路原理,通過飽和狀態MOS等效電阻對PTAT電流動態反饋補償,基本實現了基準源的穩定要求。
  • 一種帶有軟啟動的精密CMOS帶隙基準設計
    引 言  帶隙基準是所有基準電壓中最受歡迎的一種,由於其具有與電源電壓、工藝、溫度變化幾乎無關的突出優點,所以被廣泛地應用於高精度的比較器、A/D或D/A轉換器、LDO穩壓器以及其他許多模擬集成電路中。帶隙基準的主要作用是在集成電路中提供穩定的參考電壓或參考電流,這就要求基準對電源電壓的變化和溫度的變化不敏感。
  • 一種基於LDO穩壓器的帶隙基準電壓源設計
    >2.1 帶隙基準的基本原理產生基準的目的是建立一個與電源和工藝無關、具有確定溫度特性的直流電壓或電流。R2的值減小了一半,並且直接在產生PTAT電流的支路上生成帶隙基準電壓。2.3 帶隙基準電壓的實現電路實際的電路圖如圖4所示。帶隙基準電壓的整個實現電路由啟動電路和Brokaw結構帶隙基準組成。對於基準電壓源電路,啟動也是一個需要考慮的問題。當電源上電時,所有的電晶體均傳輸零電流,因為電路的兩個支路允許零電流,則電晶體可能處於無限期關斷狀態,這時就需要增加電路以擺脫這種狀態。
  • 周末隨想: 帶隙(能隙)基準電壓 Band Gap
    如果環境溫度發生變化,輸出電壓也要穩定,因此基準電壓也要具有溫度補償特性,控制器內部通常使用帶隙(能隙)基準電壓。什麼是帶隙基準電壓?先來看看PN結二極體的特性,二極體的電流ID為:其中,VT為熱電勢,IS為PN結的飽和電流,K為玻爾茲曼常數(1.381*10-23),q為電子電荷(1.602*10-19),T為絕對溫度,B為比例常數,VGO為矽的能隙(帶隙)電壓(1.205V)。
  • 帶曲率補償、工作電壓1.2 V、可調帶隙基準電壓電路
    衡量帶隙基準電壓性能一般採用兩個參數,溫度係數(Temperature Coefficient,TC)和電源電壓抑制比(Power Supply Rejection Ratio,PSRR)。圖1所示為常規帶隙基準電壓電路。
  • 一個高性能帶隙基準電壓源的設計
    因此,在高精度的應用場合,擁有一個具有低溫度係數、高電源電壓抑制的基準電壓是整個系統設計的前提。 傳統帶隙基準由於僅對電晶體基一射極電壓進行一階的溫度補償,忽略了曲率係數的影響,產生的基準電壓和溫度仍然有較大的相干性,所以輸出電壓溫度特性一般在20 ppm/℃以上,無法滿足高精度的需要。 基於以上的要求,在此設計一種適合高精度應用場合的基準電壓源。
  • 基於一階溫度補償技術的CMOS帶隙基準電壓源電路
    為滿足深亞微米級集成電路對低溫漂、低功耗電源電壓的需求,本文提出了一種在0.25mN阱CMOS工藝下,採用一階溫度補償技術設計的CMOS帶隙基準電壓源電路。電路核心部分由雙極電晶體構成,實現了VBE和VT的線性疊加,獲得近似零溫度係數的輸出電壓。
  • 具有帶隙結構的遲滯比較器電路設計
    V,其核心電路有帶隙基準比較器、射極跟隨器和遲滯比較囂。 本電路沒有設計單一的基準源模塊。這是因為它的最低輸入電壓為1.2 V。如果採用基準源模塊的設計方法,要獲得一個與溫度和電源電壓無關的基準源,整個電路的輸入電壓基本上要超過2 V,不滿足設計要求。因此,採用一個自身具有恆定翻轉門限的遲滯比較器,實現了基準源和使能比較器的功能。
  • Y5T51 帶隙、直接帶隙、間接帶隙
    這個圖,是很多專家們用來解釋「為什麼「雷射器材料的選擇,用直接帶隙材料容易發光,而間接帶隙材料則很難發光」