採用跨導運算放大器的可變帶寬低通濾波器設計

2020-12-05 電子產品世界

討論分析了跨導放大器-電容(OTA—C)連續時間型濾波器的結構、設計和具體實現,使用外部可編程電路對所設計濾波器帶寬進行控制,並利用ADS軟體進行電路設計和仿真驗證。仿真結果表明,該濾波器帶寬的可調範圍為1~26 MHz,阻帶抑制率大於35 dB,帶內波紋小於0.5 dB,採用1.8 V電源,TSMC 0.18μm CMOS工藝庫仿真,功耗小於21 mW,頻響曲線接近理想狀態。

本文引用地址:http://www.eepw.com.cn/article/185710.htm

  0 引言

  射頻接收機質量被認為是影響整個系統成本和性能的主要因素。隨著無線通信移動終端朝著小尺寸、低成本、低功耗方向發展,射頻前端系統中的集成濾波器設計顯得十分重要。其中,基於CMOS工藝的設計方案以其成本和功耗的優勢,已成為有源濾波器設計選擇的主流方向。

  跨導運算放大器(Operational Transconductance Amplifier)因其工作頻率高,電路結構簡單,具有電控能力,便於集成等特點被廣泛用於有源濾波設計中。電壓功耗低的COMS跨導運算放大器,同時有熱穩定性能好,晶片面積小,便於集成等優點。由OTA及電容C構成的OTA—C濾波器,僅含電容,不含電阻以及其他無源元件,有較低的功耗和較高的應用頻率,被普遍應用於高頻集成電路領域。

  從總體上看,國內的模擬濾波器研究成果較少且工藝陳舊;從帶寬上來看,低中頻結構接收器中高帶寬的應用比較少。本文採用CMOS工藝實現了一個應用於片上全集成接收機中頻寬帶低通濾波器。

  1 濾波器電路設計

  梯形結構電路的元件參數靈敏度低,實現時不用考慮傳輸函數零極點的配對,設計方便,在寬帶濾波器設計中有一定的優越性。跳耦結構電路具有較小的寄生敏感度和較大的動態範圍。本文低通濾波器設計採用信號流程圖方式實現梯形跳耦結構。

  本文考慮到無源LC濾波電路有優良的靈敏度特性,並且LC電路設計理論非常成熟。所以本文採用LC梯形電路法設計電路。首先根據濾波器指標參數,查表得LC梯形濾波器電路和參數,後對此電路做狀態變量分析,寫出其電路電壓方程,依據狀態方程得出相應的信號流圖,然後應用跨導運放和電容實現型號流圖中的積分器,模擬狀態變量。可實現無源LC梯形濾波器到跨導-電容濾波器的模擬變化。查閱濾波器工具書得出,需要採用七階Butterworth低通濾波器。本文以-3 dB帶寬為26 MHz時,50 MHz幅頻曲線以-40 dB予以說明。根據上述性能要求,查閱濾波器工具書得出,需要採用七階Butterworth低通濾波器,原型電路如圖1所示。

  

  由圖2所示電路框圖,以電感上的電流及接地電容上的電壓為變量列出狀態方程,經過方程變化,最後得到全電壓量狀態方程:

  

  類似式(1)、式(2)可以得V3~V7的狀態方程。圖3電路為最終實現電路。模擬電阻Ⅲ採用跨導Gm,實現負反饋運放等效代替,電路僅由跨導運放和電容元件來實現七階Butterworth濾波器,其中OTA跨導值的大小可以通過其偏置電流得到精確調節。

  

低通濾波器相關文章:低通濾波器原理

電源濾波器相關文章:電源濾波器原理

電容傳感器相關文章:電容傳感器原理 數字濾波器相關文章:數字濾波器原理

相關焦點

  • 用於Sigma-Delta調製器的低電壓跨導運算放大器
    摘要:跨導運算放大器是模擬電路中的重要模塊,其性能往往會決定整個系統的效果。這裡設計了一種適用於高階單環Sigma-Delta調製器的全差分摺疊式共源共柵跨導運算放大器。該跨導運算放大器採用經典的摺疊式共源共柵結構。帶有一個開關電容共模反饋電路。
  • 基於跨導放大器的電流模式積分單元的設計
    跨導放大器是電流模電路的基本單元。基於跨導放大器的電流模積分器可以實現電流到電流的積分轉換。同時可應用於各種集成濾波電路的設計。在此採用0.18μm CMOS仿真工藝,使用共源共柵結構設計一款供電電壓為1.8 V的高增益低功耗的跨導放大器,採用具有PTAT基準電流源的偏置電路,使用HSpice進行優化設計,並將此放大器應用於電流模式積分單元的電路仿真。
  • 跨導放大器的設計考慮
    採用電壓反饋放大器 (VFA) 來設計一個優質的電流到電壓 (跨導放大器) 轉換器是一項重大的挑戰。本文將會探討一個用 345 MHz 的軌到軌輸出,電壓反饋放大器 (例如是美國國家半導體的 LMH6611)來實現的簡單 TIA 設計,並提供 TIA 設計所必需的信息,討論 TIA 的補償和性能結果,以及分析 TIA 輸出端的噪聲。
  • 過採樣技術中的低通濾波器,可變參數低通濾波器的設計
    而濾波器的類型為FIR濾波器,其階次與下抽取率成正比。 可變參數低通濾波器的設計 由2節可知,過採樣中的濾波器特性由ADC本身的解析度和下抽取率決定。下抽取率變化,濾波器參數會發生改變,濾波器則必須重新設計。從FIR濾波器的設計流程[8]來看,截止頻率變化後,濾波器係數會隨之變化。
  • 一種高速低壓用增益增強型運算跨導放大器設計
    0 引言 在高性能模擬集成電路,諸如開關電容濾波器、∑-△調製器和流水線A/D轉換器中,常常需要高直流增益、高單位增益帶寬的運放來同時滿足系統對精度與速度的要求
  • 高增益低功耗CMOS運算跨導放大器的設計
    本文設計了一種在12位精度、80MHz採樣率的ADC中負責採樣保持的核心電路-運算跨導放大器(OTA)。本文引用地址:http://www.eepw.com.cn/article/258915.htm運放結構的選擇   根據ADC的要求可以推算出運放的性能指標,如表1所示,據此可以選擇運放的結構。
  • 低通模擬濾波器的設計方案
    但是,它允許深度調節各種濾波器變量,優化濾波器,為濾波器電路尋找到正確的TI運算放大器 (op amp),並具有SPICE模擬功能,比上面兩個程序更加強大。濾波器近似法(巴特沃茲、貝塞爾和切比雪夫等)決定過渡帶的帶寬和濾波器的階數(M)。傳輸函數的極點數決定濾波器階數。例如,如果某個濾波器的傳輸函數內有3個極點,則其為一個三階濾波器。  一般而言,當更多極點用於實現濾波器設計時過渡帶變得更小,如圖2巴特沃茲低通濾波器所示。理想情況下,低通、抗鋸齒濾波器應有「磚牆」式響應,並且過渡帶極小。
  • 基於NE5534運算放大器的頻率補償電路設計
    本次設計是在詳細分析所給模擬模塊與設計任務的基礎上,採用NE5534運算放大器作為核心晶片來構造頻率補償電路從而達到頻率補償的作用的。,可以通過放大電路來提升已經衰減了的電壓之後可以通過低通濾波器來達到截止頻率的要求,這樣就可以實現我們所需要的頻率補償功能。
  • 時域測量的高斯響應低通濾波器
    對於帶有顯示屏的電子測量設備,例如電子示波器,採用時域法測量有效帶寬,具有直觀、簡便的優點。對於批量生產的電子設備,採用時域法能夠顯著縮短有效帶寬測量時間。本文引用地址:http://www.eepw.com.cn/article/195933.htm  時域測量法的階躍脈衝發生器  時域法測量電子設備的有效帶寬,關鍵儀器是標準階躍脈衝發生器。
  • 一種寬帶軌對軌運算放大器設計
    一種寬帶軌對軌運算放大器設計 王怡倢,李會方,溫 發表於 2011-09-05 14:12:09 設計了一種寬帶軌對軌運算放大器,此運算放大器在3.3 V單電源下供電,採用電流鏡和尾電流開關控制來實現輸入級總跨導的恆定
  • 一種恆跨導CMOS運算放大器的設計
    摘要:設計了一種寬帶軌對軌運算放大器,此運算放大器在3.3 V單電源下供電,採用電流鏡和尾電流開關控制來實現輸入級總跨導的恆定。
  • 利用數字電位器實現數控低通濾波器
    構建一個可調帶寬的低通濾波器。  2 一種簡單的低通濾波器  由DS3903構成的音頻低通濾波器如圖l所示。該電路採用單電源供電,電源電壓範圍為2.7~5.5 V。包含一級前置衰減,5.0 V供電時可處理5.0 VP-P(1.77VRMS)輸入。
  • 跨導放大器實現電流模式積分單元
    跨導放大器是電流模電路的基本單元。本文基於0.18μm CMOS工藝仿真設計一個基於OTA的低功耗,高增益的電流模式積分單元。並採用HSpice軟體對電路進行仿真。  1 電流模積分器原理  運算跨導放大器(Operat-ional Transconductance Amplitier,OTA)是通用性很強的器件。它在增益可控放大器、濾波器和電流模式的模擬信號處理系統中應用非常廣泛。
  • 模擬工程師電路設計指導手冊:運算放大器①
    >電流源低電平電壓-電流轉換電路濾波器交流耦合 (HPF) 反相放大器電路交流耦合 (HPF) 同相放大器電路帶通濾波反相衰減器電路快速趨穩、低通濾波電路低通濾波、反相放大器電路非線性電路(整流器/鉗位
  • 利用獨特補償技術駕馭大帶寬電壓反饋運算放大器
    對直流耦合脈衝放大器來說,設計人員要想獲得高壓擺率和低噪聲,通常就必須採用增益帶寬極高、非單位增益穩定的電壓反饋運算放大器。這類運放由於其內部補償電容較低,因此獲得了「非完全補償(decompensated)」的綽號,並可以提高壓擺率,同時,由於其輸入級跨導gm較高,因此可以實現超高增益帶寬,並降低輸入電壓噪聲。
  • 一種高電流效率套筒式共源共柵運算放大器的設計
    同傳統對稱套筒式共源共柵運算放大器相比,在相同 的帶寬和輸入跨導情況下,非對稱套筒式共源共柵結構具有更高的電流利用效率,該結構能夠減小放大器的 尺寸和功耗,同時不影響放大器的增益和輸出擺幅。基於Cadence Spectre對電路進行了仿真驗證,仿真結果表 明,非對稱套筒式共源共柵結構具有接近單端放大器的電流利用效率。
  • 低電壓、恆定增益、Rail-to-RailCMOS運算放大器設計
    本文設計了一種低電壓、恆定增益、Rail-to-Rail的CMOS運算放大器結構,這種結構具有以下特點:1)具有Rail-to-Rail的輸入和輸出;2)在整個共模輸入範圍內具有恆定的增益; 3)具有驅動低阻抗的能力; 4)具有較大的增益帶寬乘積等等。
  • 運算放大器基本電路大全
    這裡有一個有關濾波器設計的協定,這裡的濾波器均採用單電源供電的運放組成。濾波器的實現很簡單,但是以下幾點設計者必須注意:1. 濾波器的拐點(中心)頻率2. 濾波器電路的增益3. 帶通濾波器和帶阻濾波器的的Q值4.
  • opa2604應用電路圖大全(六款OCL功率放大器/耳機功放/低通濾波器...
    打開APP opa2604應用電路圖大全(六款OCL功率放大器/耳機功放/低通濾波器電路) 發表於 2018-05-21 10:39:19
  • 一種帶有增益提高技術的高速CMOS運算放大器設計
    摘要:設計了一種用於高速ADC中的高速高增益的全差分CMOS運算放大器。關鍵詞:運算放大器;摺疊式共源共柵;高速度;增益提高;三支路電流基準 隨著當今集成電路技術遵從摩爾定律的快速發展,在深亞微米級甚至納米級工藝下電源電壓及MOS管特徵尺寸不斷降低,器件的諸多性能已達到瓶頸。