【E課堂】TTL電平與RS232電平的區別

2020-12-05 電子產品世界

  工作中遇到一個關於電平選擇的問題,居然給忘記RS232電平的定義了,當時無法反應上來,回來之後查找資料才了解兩者之間的區別,視乎兩年多的時間,之前非常熟悉的一些常識也開始淡忘,這個可不是一個好的現象,還是把關於三種常見的電平的區別copy到這裡.做加深記憶的效果之用..

本文引用地址:http://www.eepw.com.cn/article/201606/292277.htm

  什麼是TTL電平、CMOS電平、RS232電平?它們有什麼區別呢?一般說來,CMOS電平比TTL電平有著更高的噪聲容限。

  (一)、TTL電平標準

  輸出 L: 2.4V。

  輸入 L: 2.0V

  TTL器件輸出低電平要小於0.8V,高電平要大於2.4V。輸入,低於1.2V就認為是0,高於2.0就認為是1。於是TTL電平的輸入低電平的噪聲容限就只有(0.8-0)/2=0.4V,高電平的噪聲容限為(5-2.4)/2=1.3V。

  (二)、CMOS電平標準

  輸出 L: <0.1*Vcc ; H:>0.9*Vcc。

  輸入 L: <0.3*Vcc ; H:>0.7*Vcc.

  由於CMOS電源採用12V,則輸入低於3.6V為低電平,噪聲容限為1.8V,高於3.5V為高電平,噪聲容限高為1.8V。比TTL有更高的噪聲容限。

  (三)、RS232標準

  邏輯1的電平為-3~-15V,邏輯0的電平為+3~+15V,注意電平的定義反相了一次。

  TTL與CMOS電平使用起來有什麼區別

  1.電平的上限和下限定義不一樣,CMOS具有更大的抗噪區域。 同是5伏供電的話,ttl一般是1.7V和3.5V的樣子,CMOS一般是2.2V,2.9V的樣子,不準確,僅供參考。

  2.電流驅動能力不一樣,ttl一般提供25毫安的驅動能力,而CMOS一般在10毫安左右。

  3.需要的電流輸入大小也不一樣,一般ttl需要2.5毫安左右,CMOS幾乎不需要電流輸入。

  4.很多器件都是兼容TTL和CMOS的,datasheet會有說明。如果不考慮速度和性能,一般器件可以互換。但是需要注意有時候負載效應可能引起電路工作不正常,因為有些ttl電路需要下一級的輸入阻抗作為負載才能正常工作。

  1.TTL電路和CMOS電路的邏輯電平

  VOH: 邏輯電平 1 的輸出電壓

  VOL: 邏輯電平 0 的輸出電壓

  VIH: 邏輯電平 1 的輸入電壓

  VIH: 邏輯電平 0 的輸入電壓

  TTL電路臨界值:

  VOHmin = 2.4V VOLmax = 0.4V

  VIHmin = 2.0V VILmax = 0.8V

  CMOS電路臨界值(電源電壓為+5V)

  VOHmin = 4.99V VOLmax = 0.01V

  VIHmin = 3.5V VILmax = 1.5V

  2.TTL和CMOS的邏輯電平轉換

  CMOS電平能驅動TTL電平

  TTL電平不能驅動CMOS電平,需加上拉電阻。

  3.常用邏輯晶片特點

  74LS系列:TTL 輸入: TTL 輸出: TTL

  74HC系列:CMOS 輸入: CMOS 輸出: CMOS

  74HCT系列:CMOS 輸入: TTL 輸出: CMOS

  CD4000系列:CMOS 輸入: CMOS 輸出: CMOS


相關焦點

  • TTL電平、CMOS電平、RS232通信電平的概念及區別
    本文主要講了一下關於TTL電平、CMOS電平、RS232通信電平的概念及區別,希望對你的學習有所幫助。本文引用地址:http://www.eepw.com.cn/article/201609/310472.htm  電平的概念:  什麼是電壓、電流、電功率?
  • TTL電平和CMOS電平的區別
    TTL電平:輸出高電平>2.4V,輸出低電平<0.4V。在室溫下,一般輸出高電平是3.5V,輸出低電平是0.2V。最小輸入高電平和低電平:輸入高電平>=2.0V,輸入低電平<=0.8V,噪聲容限是 0.4V。2.
  • 電子菜鳥入門電路基礎概念:TTL與CMOS電平 / OC門
    1.輸出高電平Uoh和輸出低電平UolUoh≥2.4V,Uol≤0.4V2.輸入高電平和輸入低電平Uih≥2.0V,Uil≤0.8V二.CMOSCMOS電路是電壓控制器件,輸入電阻極大,對於幹擾信號十分敏感,因此不用的輸入端不應開路,接到地或者電源上。
  • RS232 RS485 串口 電平標準
    對於數據(信息碼):邏輯「1」(傳號)的電平低於-3V,邏輯「0」(空號)的電平高於+3V;對於控制信號;接通狀態(ON)即信號有效的電平高於+3V,斷開狀態(OFF)即信號無效的電平低於-3V,也就是當傳輸電平的絕對值大於3V時,電路可以有效地檢查出來,介於-3~+3V之間的電壓無意義,低於-15V或高於+15V的電壓也認為無意義,因此,實際工作時,應保證電平在-3V~-15V或+3V~+15V之間
  • 低電平和高電平的區別
    打開APP 低電平和高電平的區別 發表於 2017-11-14 10:37:26 邏輯電平包括高電平和低電平這兩種。不同的元器件形成的數字電路,電壓對應的邏輯電平也不同。在TTL門電路中,把大於3.5伏的電壓規定為邏輯高電平,用數字1表示;把電壓小於0.3伏的電壓規定為邏輯低電平,用數字0表示。數字電平從低電平(數字「0」)變為高電平(數字「1」)的那一瞬間(時刻)叫作上升沿。   數字電路中,把電壓的高低用邏輯電平來表示。邏輯電平包括高電平和低電平這兩種。
  • 【E問E答】怎樣區分低電平和高電平?
    高電平低電平主要應用於數字電路。體現在電路上就是只有『有』和『無』,沒有中間值,這個有在不同電路上的電壓值不相同。本文引用地址:http://www.eepw.com.cn/article/201605/290855.htm  如果是5V供電的數字電路,高電平就是5V,或接近5V。  低電平就是『無』,就是0V或接近0V。
  • cmos電平與rs485_rs485通信與DP的區別
    接口信號電平比RS-232-C降低了,就不易損壞接口電路的晶片, 且該電平與TTL電平兼容,可方便與TTL電路連接。數據最高傳輸速率為10Mbps。是採用平衡驅動器和差分接收器的組合,抗共模幹擾能力增強,即抗噪聲幹擾性好。
  • TTL和CMOS電平與OC和OD的互連規範詳細說明
    本篇主要介紹TTL/CMOS電平的互連、OC/OD的互連,其餘單端邏輯電平的互連可參考相關器件規範、電平規範。   1、TTL/CMOS互連   常用的TTL和CMOS電平主要是5V TTL、5V CMOS、3.3VTTL、3.3V CMOS、3.3V/5V Tol(輸入時3.3V邏輯電平,但是可以接受5V的信號輸入)等,隨著處理器電壓越來越低,現在1.8V CMOS等低電壓的邏輯電平也越來越普及了。
  • 數位訊號電平的測試方法
    1、數位訊號電平和模擬信號電平的區別  模擬電視載波調製是VSB, 即殘留邊帶調製, 圖像內容是通過幅度調製來傳送的, 圖像內容是隨時變化的, 信道的功率不斷地變化, 所以模擬電視的信道功率取決於圖像內容, 模擬電視行/場同步脈衝電平相對穩定, 故我們把峰值電平作為判別模擬電視信號強弱的標準。
  • 信號邏輯電平標準詳解
    最基本的單端信號邏輯電平為CMOS、TTL,在此基礎上隨著電壓擺幅的降低,出現LVCMOS、LVTTL等邏輯電平,隨著信號速率的提升又出現ECL、PECL、LVPECL、LVDS、CML等差分信號邏輯電平。
  • 一些常用的電平標準
    現在常用的電平標準有TTL、CMOS、LVTTL、LVCMOS、ECL、PECL、LVPECL、RS232、RS485等,還有一些速度比較高的LVDS、GTL、PGTL、CML、HSTL、SSTL等。下面簡單介紹一下各自的供電電源、電平標準以及使用注意事項。
  • NMOS實現雙向電平轉換
    不同供電系統之間、不同模塊之間可能存在通訊或者電平轉換,為了取消不同電源之間的轉換差異,就要使用電平轉換電路。今天和大家分享一個NMOS實現的電平轉換電路,非常巧妙。如下圖:
  • 如何設置好調音臺的工作電平?
    調音臺輸入通道的高中低均衡旋鈕的調節會影響這個輸入電平,如果在後期的調試中,調整了調音臺均衡,還需要反過頭來再按下監聽按鍵檢查一下電平的變化,再調整增益旋鈕讓電平達到正確的位置。輸入電平過大,容易引起信號削波失真,過小則信噪比下降2、輔助通道電平設置一般輔助通道(AUX)多用來連接效果器等周邊設備,這個環路有4個需要調整電平的地方:第一,調音臺輸入通道的AUX輸出電平,這個調整的是單路AUX輸出到AUX母線的輸出電平
  • 電學知識裡面的電平是什麼意思
    「電平」這個專業術語其實也沒那麼難理解。在我們日常生活中有很多現象可以聯繫起來。我們都知道「高低」這樣一對反義詞。
  • 邏輯電平開關電路
    邏輯電平開關電路如圖所示實驗臺右下方設有8個開關K7向下打到「0」位置時開關接通,輸出低電平。電路中串接了保護電阻使接口電路不直接同+5V 、GND相連,可有效地防止因誤操作誤編程損壞集成電路現象。
  • 單邊帶電力線載波系統各種信號電平分配原則
    a.載波機內各種信號的輸出電壓的總和等於峰值包絡功率相應的電壓值;  b.話音限幅器的限幅電平等於測試信號標稱電平;  c.各通路的線路噪聲功率與通路噪聲帶寬成正比;  d.呼叫及遠動等各種非電話信號都採用移頻鍵控調製;  e.各通路的信噪比裕度相等;  f.考慮壓擴器對電話通路的改善作用
  • 邏輯電平0和1的世界
    從廣義上講,邏輯電平描述信號可以具有的任何特定的離散狀態。在數字電子學中,我們通常將研究限於兩個邏輯狀態:二進位1和二進位0。一、什麼是邏輯電平?邏輯電平是特定電壓或可以存在信號的狀態,通常為「0/1」 或 「開/關」 或 「ON/OFF」 或 「LOW / HIGH」等。數字電子產品依靠二進位邏輯來存儲,處理和傳輸數據或信息,我們通常將數字電路中的兩個狀態稱為「開」或「關」。
  • 幾種常用的電平轉換方案總結
    當主控晶片引腳電平與外部連接器件電平不匹配的時候就需要用電平轉換電路來進行轉換。這幾乎是每一個電子工程師都會遇到的一個問題。今天我就總結一下幾種常用的電平轉換方案,希望對大家有所幫助。 1.使用電平轉換晶片 這可能是所有方案裡面最穩定可靠省事的了,給轉換晶片兩側供需要轉換的兩個電源,然後在晶片的輸入輸出接上需要轉換的輸入輸出信號就OK了,所有轉換部分都由晶片內部完成。
  • 載波移相多電平PWM研究
    多電平技術避免了器件的直接串聯,具有輸出電壓高,諧波含量低,電壓變化率小,開關頻率低等優點。多電平技術實現的關鍵在於如何實現大量的SPWM控制信號。SPWM法是一種比較成熟的,目前使用較廣泛的PWM法。
  • 邏輯電平的一些基本概念詳細說明
    本篇為邏輯電平系列文章中的第一篇,主要介紹邏輯電平相關的一些基本概念。後續將會介紹常見的單端邏輯電平(針對CMOS的閂鎖效應進行詳細介紹)、差分邏輯電平、單端邏輯電平的互連、差分邏輯電平的互連、一些特殊功能的互連、邏輯互連中的電流倒灌問題、以及邏輯電平的轉換等。