85後科學家製造出世界上最薄的鰭式電晶體,突破半導體工藝

2020-12-27 DeepTech深科技

自然界中有 10 萬種材料,其中約 5000 種是層狀材料。如果將它兩兩組合或者三三組合,那麼可能性遠遠大於 100 萬種,其物理性質也大有不同。

「納米積木」(原子層範德華納米材料及其異質結構),就是把不同的層狀材料的單層或少層分離出來,像搭積木一樣,通過堆疊、旋轉等方式,設計特定的形狀或結構,形成一個自然界中不存在的 「人造晶體」。

山西大學光電研究所韓拯就是玩轉 「納米積木」 的一位年輕教授,他通過設計特殊的結構,借用傳統半導體器件的範例,在微納米尺度新型半導體結構,展示了二維層狀材料垂直組裝電子器件的諸多新奇物理現象。

韓拯和合作者首次利用二維原子晶體替代矽基場效應鰭式電晶體的道溝材料,在實驗室規模演示了目前世界上溝道寬度最小的鰭式場效應電晶體,將溝道材料寬度減小至 0.6 納米。同時,獲得了最小間距為 50 納米的單原子層溝道鰭片陣列。

此外,他帶領的研究團隊首次報導的二維本徵鐵磁半導體自旋場效應器件,為繼續尋找室溫本徵二維鐵磁半導體提供了指導意義。

圖 | 《麻省理工科技評論》「35 歲以下科技創新 35 人」 2020 年中國區榜單入選者韓拯

憑藉上述研究成果,韓拯成功入選 「35 歲以下科技創新 35 人」(Innovators Under 35)2020 年中國區榜單,獲獎理由為用二維功能材料製造新型的納米電子器件,以新型的原子層次製造路線突破半導體工藝,為後摩爾時代電晶體工藝尋找新方案。

以「納米積木」為研究對象

鉛筆芯的主要成分是石墨,是典型的範德華材料。由於石墨中碳原子層與層之間的範德華結合力較弱,在紙上寫字過程當中筆尖上「蹭」下來的二維碳納米片,就成為了宏觀下人們看到的字跡。直到 2000 年左右,英國曼徹斯特科學家安德烈海姆(Andre Geim,AG)和康斯坦丁諾沃肖洛夫(Konstantin Novoselov)首次把石墨的單原子層(約 0.3nm 厚)分離了出來,並因此獲得了 2010 年諾貝爾物理學獎。

圖 | 堆疊的納米積木

韓拯以此為靈感,對物理、材料工程、微觀世界等科學領域愈發好奇,這也跟他的成長經歷息息相關。

韓拯是江蘇人,本科考入吉林大學物理學院,開始核物理專業學習。之後考入中國科學院金屬研究所材料學碩士專業。2010 年,他在法國國家科學中心 CNRS 下屬的 NEEL 研究所攻讀納米電子學與納米科技博士學位。其導師對於他的評價是:「年輕躁動、充滿創新活力。」

之後他作為博士後,在美國哥倫比亞大學物理系,從事範德華人工異質結構的維納器件量子霍爾效應和電子光學等物理性能研究。

「隨著對自身行業的不斷深入了解和研究,漸漸地進入了角色,也愛上了科研。」 韓拯告訴 DeepTech。

期間,他作為共同第一作者,完成了二維彈道輸運電子在 pn 結界面的負折射工作,為實現新的電子開關創造了基礎,被 Physics World 雜誌評為 2016 年度十大物理學突破之一。

在 2015 年 9 月,而立之年的韓拯決定回國,之後一直在中國科學院金屬研究所開展新型人工納米器件的量子輸運調控研究。

對於他而言,在研究當中最享受和最開心的事莫過於,本來一個不太明白的事,不斷地通過數據積累與同行討論之後把它弄明白。

之後,韓拯團隊以少數層二硫化鉬為研究體系,利用超薄(少數原子層)的六方氮化硼(h-BN)作為範德華異質結的隧穿層,系統開展了隧穿電晶體器件研究。

圖 | 硫化鉬隧穿電晶體光學照片(比例尺 5 微米)、多工作組態整流效應、以及垂直方面切面圖

通過在金屬和半導體 MoS2 界面之間引入隧穿層 h-BN,可有效降低界面處的肖特基勢壘,從而實現通過局域柵電極對通道 MoS2 費米能級的精確靜電調控。所獲得的 MoS2 隧穿電晶體僅通過門電壓調控,即可實現具有不同功能的整流器件,包括 pn 二極體、全關、np 二極體、全開器件。

這項工作首次將雙向可調的二極體和場效應管集成到單個納米器件中,為未來超薄輕量化、柔性多工作組態的納米器件提供了研究思路。

為尋找室溫本徵二維鐵磁半導體提供指導意義

之所以選擇納米新材料這個方向,除了自身專業背景之外,更重要的是韓拯對科學一直抱有好奇心。

磁性半導體器件有望將信息存儲和邏輯運算機集成為一個單元,實現存算一體以提高計算機的性能。該研究領域也一直被高度關注,《科學》雜誌也曾將室溫磁性半導體列為 125 項重大科學問題之一。

對此,韓拯表示:「硬碟的讀寫速率速度越來越跟不上 CPU 的運行速度,如果能把它倆合到一起去做存算一體,可以提高計算機的性能。最直接的方法就是把矽半導體與磁複合到一起,變成一個磁性半導體。」

韓拯團隊採用惰性氣氛下原子層厚度的垂直組裝,發現 3.5nm 厚的 Cr2Ge2Te6 材料在鐵磁居裡溫度以下能夠保持優秀的載流子導通性,並且能夠實現電子與空穴的雙極場效應。該型納米器件在門電壓調控下,磁性亦能得到有效調控,並且與電輸運相仿,存在雙極門電壓可調特性。

圖 | 二維鐵磁半導體中自旋與電荷的雙極可調特性

「磁性的來源是電子自旋和自旋之間的相互作用。目前,人們發現的室溫鐵磁性基本上要麼在金屬當中,要麼在絕緣體當中,半導體的磁性很難維持到室溫。科學家們一直在積極研究尋找室溫下堪用的磁性半導體。」 韓拯告訴 DeepTech。

少數層 Cr2Ge2Te6 是目前已知的首個擁有內稟自旋和電荷態密度雙重雙極可調特性的二維納米電子材料,這為繼續尋找室溫本徵二維鐵磁半導體提供了一定的指導意義。

例如,來自新加坡國立大學的研究團隊在該研究基礎上,進一步加強了離子摻雜膠的載流子濃度,將少數層 Cr2Ge2Te6 的鐵磁居裡溫度增強了 4 倍,達到 250K(零下 25 攝氏度)溫度。

發現電子世界的「交通新規」

除此之外,韓拯與合作者首次針對具有巨大面內電導率各向異性的二維材料碲化鎵,通過垂直電場實現了對該各向異性電阻率比值的調控,從 10 倍調控至高達 5000 倍,該數值為目前已知二維材料領域裡報導的最高記錄。

這意味著發現了電子世界的 「交通新規」:在晶格傳輸過程中,受外電場的影響,電子的導電特性沿著不同方向表現出了一定的差異。

也就是說,如果將電子傳輸通道比喻成兩條垂直的繁華街道。當沒有電場時,一條是另一條通過率的 10 倍左右。一旦施加一定強度的外電場,這兩條 「車道」 上的電子通過率差別可高達 5000 倍。

站在科幻角度來描述,這種材料可以製作成為一種新型各向異性存儲器,當該存儲器中一次性寫入的數據,沿其中一個方向讀取出來的是一本小說,而沿另一個方向讀取出來的,則是一部電影。

圖 | 電場可調的二維碲化鎵中電子輸運的「新交規」假想圖

發現的二維極限 GaTe 納米電子器件展示出了門電壓可調的、面內巨各向異性電阻效應(Giant Anisotropic Resistance),為實現新型各向異性邏輯運算、存儲單元、以及神經元模擬器件等提供了可能。

製備出世界上最薄的鰭式晶體

之後,韓拯與合作者湖南大學劉松教授、金屬研究所孫東明教授等人,首次提出了利用二維原子晶體替代矽基場效應電晶體 FinFET 的 fin 的溝道材料,通過模板生長結合多步刻蝕的方法,製備出了目前世界上溝道寬度最小的(0.6nm)鰭式場效應電晶體(FinFET),也是目前世界上最薄的鰭式電晶體。

圖 | 單原子層溝道的鰭式場效應電晶體與傳統結構對比示意圖

FinFET 是一種為了解決由於進一步集成化需求,矽基平面場效應電晶體的尺寸被進一步縮小所引起的短溝道效應等問題,採用將溝道和柵極製備成 3D 豎直形態的鰭(fin)式電晶體。然而,受限於目前微納加工的精度,報導的矽基 FinFET 溝道寬度最小約為 5nm。

該團隊採用自下而上 Bottom-up 的溼法化學沉積,在高度數百納米臺階狀的模板犧牲層上連續保形生長單層二維原子晶體半導體,最終將 FinFET 的溝道材料寬度縮小至單原子層極限的亞納米尺度(0.6 nm),幾乎達到物理極限。

同時,採用多重刻蝕等微納加工工藝,基於此製備演示了最小間距為 50 nm 的單原子層溝道鰭片陣列,為後摩爾時代的場效應電晶體器件的發展提供了新方案。

在工業界,尤其在半導體工業,大家都希望晶片的尺度越來越小,性能越來越高。FinFET可以把平面通道變成站立通道,這樣就節約了大量的空間,如此一次就能在更小的面積裡,儲存更多的晶片或運算單元。

做「孤獨」的研究者

簡單來講,韓拯其主要研究的是功能材料在尺寸非常非常小的時候,有哪些有趣的物理性質和新奇的物理行為,並進一步利用這些有趣的物理現象,來組裝製造成納米尺度下的低功耗、多功能、智能化的小型電子器件。

事實上,一些範德華材料已經在例如透明柔性電子、能源催化等諸多性能方面超越了傳統材料,具有誘人的發展前景。

「團隊目前雖然以基礎研究為主,但也正在逐漸努力從實驗室走向應用,我們需要進一步在原始創新以及與應用研究交叉結合等方面多下功夫」。如何實現從零到一的創造發明,並不斷加強研究的深度,將是韓拯團隊後續工作中的首要目標。

「我們知道這很難,但是仍然要努力學習做一名孤獨的研究者,一方面,是靜下心來鑽研的孤獨,另一方面,則是在創新創造上獨樹一幟。」 韓拯告訴 DeepTech。

在下一階段,韓拯表示將繼續深耕納米積木領域,專注在新原理、新結構、新製造方式等科學目標。用自下而上、原子層次製造的路線,與目前主流的自上而下半導體工藝相結合,從而展現更多的可能性。

相信在摩爾定律行將失效不久的將來,小尺寸的突破口,一定出現在納米製造領域,例如自組裝、生物模版、原子層次 3D 列印等等。

相關焦點

  • 山西大學85後科學家製造出世界上最薄的鰭式電晶體,突破半導體工藝...
    韓拯和合作者首次利用二維原子晶體替代矽基場效應鰭式電晶體的道溝材料,在實驗室規模演示了目前世界上溝道寬度最小的鰭式場效應電晶體,將溝道材料寬度減小至 0.6 納米。同時,獲得了最小間距為 50 納米的單原子層溝道鰭片陣列。
  • 美國封殺GAA半導體技術出口 中國突破3nm工藝要靠自己了
    GAA電晶體技術是半導體行業的新一代技術關鍵。大家都知道半導體工藝跟電晶體息息相關,目前臺積電、三星、Intel、格芯量產的先進工藝普遍是基於FinFET鰭式電晶體的,從22nm工藝到明年才能量產的5nm工藝都使用了FinFET電晶體。5nm往後半導體工藝製造愈發困難,要想獲得性能及密度改進,電晶體就要轉向新一代結構了,GAA環繞柵極電晶體就是最有希望的,三星去年就率先發布了3nm GAA工藝——3GAE。
  • 美國封殺GAA半導體技術出口!中國突破3nm工藝要靠自己了
    日前,美國政府再次制定了一份新的高科技出口禁令,包括量子計算機、3D列印及GAA電晶體技術等在內,這其中GAA電晶體技術是半導體行業的新一代技術關鍵。大家都知道半導體工藝跟電晶體息息相關,目前臺積電、三星、Intel、格芯量產的先進工藝普遍是基於FinFET鰭式電晶體的,從22nm工藝到明年才能量產的5nm工藝都使用了FinFET電晶體。
  • ...臺積電、斯坦福等聯手開發碳納米管電晶體新工藝,性能逼近矽元件
    魚羊 編譯整理量子位 報導 | 公眾號 QbitAI5nm才剛嘗上鮮,臺積電的3nm廠房也已竣工,甚至傳出2nm工藝取得突破的消息。眼看著摩爾定律極限將至,下一步突破,恐怕就要看碳納米管的了。畢竟,晶片製造工藝達到5nm,就意味著單個電晶體柵極的長度僅為10個原子大小。而碳納米電晶體的直徑僅為1nm。
  • 中科院研發出了一種2nm及以下工藝的新型電晶體
    近日,中科院對外宣布,中國科學家研發除了新型垂直納米環柵電晶體,這種新型電晶體被視為2nm及一下工藝的主要技術候選。這意味著此項技術成熟後,國產2nm晶片有望成功「破冰」,意義重大。 目前最為先進的晶片製造技術為7nm+Euv工藝製程,比較出名的就是華為的麒麟990 5G晶片,內置了超過100億個電晶體。
  • 半導體、真空管、電晶體、晶片,被供應商圍住的華為,如何破局!
    在電晶體發明之前,最重要的電子器件是真空管。它可以說是晶片的起點,從真空管開始,直到發明電晶體,最後附加上電阻、電容、電感等電子器件,才構成了半導體集成電路,所謂的「晶片」。二是基礎器件,最小的電子器件是電晶體。三是電路設計,如何用電晶體控制電路走向。四是人機界面,作業系統,類似安卓、蘋果、微軟系統。五是應用軟體,類似手機APP。在工藝上,第一代的真空管計算機,第二代的電晶體計算機,第三代的晶片計算機,第四代的大規模晶片計算機,依次演變,計算機從一棟樓的龐然大物(ENIAC計算機),變成如今手掌大小的智慧型手機。
  • 又一種2D電晶體浮出水面
    來源:內容由半導體行業觀察(ID:icbank)編譯自「IEEE」,謝謝。  對於後矽時代的選擇,工程師一直致力於把原子厚的二維材料製成電晶體的研究。最著名的是石墨烯,但專家認為,二維半導體(例如二硫化鉬和二硫化鎢)可能更適合此工作。因為石墨烯缺乏帶隙,這種禁帶使材料成為半導體。
  • 半導體製造行業深度報告:從um級製造到nm級製造
    在半導體製作過程中,光刻設備會投射光束, 穿過印著圖案的掩模及光學鏡片,將線路圖曝光在帶有光感塗層的矽晶圓上;通過蝕刻曝光或未受曝光的部份來形成溝槽,然後再進行沉積、蝕刻、摻雜,架構出不同材質的線路; 此製程被一再重複, 就能將數以十億計的 MOSFET 或其他電晶體,建構在矽晶圓上,形成一般所稱的集成電路。
  • 1nm製程實現:半導體工藝突破極限
    Intel、TSMC及三星三大半導體工廠今年將量產10nm工藝,他們中進度快的甚至準備在明年上馬7nm工藝,2020年前後則要推出5nm工藝。但是隨著製程工藝的升級,半導體工藝也越來越逼近極限了,製造難度越來越大。5nm之後的工藝到現在為止都沒有明確的結論,電晶體材料、工藝都需要更新。
  • 後摩爾時代集成電路製造發展趨勢,以及我國集成電路產業現狀
    跟電晶體CD尺寸密切相關的製造工藝是光刻工藝,在摩爾定律時期,科學家一直在尋求波長更短的光源以達到更高的光刻解析度。然而在EUV的技術成熟之前,光刻技術所使用的波長長時間停留在193 nm的節點,最新的193 nm浸潤式技術在製造80 nm pitch的圖形上已經比較困難。
  • 中國芯重大突破!中科院新型電晶體研發成功,有望彎道超車
    中國經過近40年的改革開放,在各個領域都取得了前所未有的成績,不管是基建領域還是5G通訊領域都是走在了世界的前列,不過就是這個飛機發動機和高端晶片這個領域還落後於世界先進水平。國產晶片就要來了!中科院院士取得重大突破,將會「跳躍」超車,中國擁有後發優勢,彎道超車即將到來。
  • 半導體工藝40年(中)
    一、半導體工藝的節點和發展隨著廣泛的應用和資本家對於利潤的追求,半導體工藝上世紀末開始飛速發展,實際上由於集成電路的發明,集成電路工藝成為半導體工藝的主角。其發展軌跡也印證了摩爾定律,隨著個人智能設備如手機的普及,.。。。180nm、130nm、90nm、65nm、40nm、28nm、16nm(納米)。。。
  • 向碳基晶片更進一步:臺積電、斯坦福等聯手開發碳納米管電晶體新...
    魚羊 編譯整理量子位 報導 | 公眾號 QbitAI5nm才剛嘗上鮮,臺積電的3nm廠房也已竣工,甚至傳出2nm工藝取得突破的消息。眼看著摩爾定律極限將至,下一步突破,恐怕就要看碳納米管的了。
  • 英特爾提出電晶體密度翻倍新工藝
    二、「進擊」的堆疊工藝:同時構建PMOS和NMOS電晶體 英特爾製造堆疊納米片的方案被稱為自對準過程,因為它在一步中就可以構建出兩個已經堆疊起來的電晶體,而不需要後期再將兩塊獨立的電晶體再粘合在一起。 本質上,該堆疊工藝的改變是對納米片電晶體製造步驟的修改。
  • 歷史上的今天:1947年,電晶體問世
    在73年前的今天,1947年12月23日(農曆1947年11月12日),電晶體問世。1947年12月23日,美國科學家巴丁博士、布菜頓博士和肖克萊博士,在導體電路中進行用半導體晶體放大聲音信號的實驗時,發明.了科技史上具有劃時代意義的成果一一電晶體。
  • 先進國產原子層沉積設備(ALD)實現商業化突破
    該產品聚焦全球IC製造市場,為邏輯、存儲等超大集成電路製造提供關鍵工藝技術和解決方案。尤其是在國內尖端半導體晶片製造方面,產品技術可覆蓋45納米到5納米以下技術節點所必需的高介電常數柵氧層ALD工藝需求,填補了該領域無國產設備的空白。
  • 臺積電2024年將量產2納米工藝電晶體
    IT之家9月25日消息 據wccftech報導,臺灣半導體製造公司(TSMC)在2nm半導體製造節點的研發方面取得了重要突破:臺積電有望在2023年中期進入2nm工藝的試生產階段,並於一年後開始批量生產。
  • 日常生活先有雞後有蛋,半導體世界為何是先有晶片後有光刻機?
    在半導體行業,由於光刻機是用來製造晶片的,因此免不了有人認為,先有光刻機,後有晶片。這個看法是錯誤的。事實是,先有晶片,後有光刻機。這個顛覆常識的故事,還要從晶片和晶片製程工藝的發明說起。為便於理解光刻工藝,了解光刻機的淵源,我簡單介紹整個「平面處理工藝」的流程:電晶體設計師用手工畫出很大的布局圖(相當於現在的晶片設計),對其照相縮微成一張小小的透光片(相當於現在的光掩膜);把矽晶圓切成薄片,塗上感光化學材料,用一束強光穿過透光片
  • 單原子層溝道的鰭式場效應電晶體問世
    過去幾十年來,微電子技術產業沿摩爾定律取得了突飛猛進的發展,按照摩爾定律的預測,集成電路可容納電晶體數目大約每兩年增加一倍。目前集成電路中可實現的最小加工尺寸為3-5納米。當前,隨著集成電路特徵尺寸逼近工藝和物理極限,進一步縮小電晶體器件特徵尺寸極具挑戰。   圖1:單原子層溝道的鰭式場效應電晶體。
  • 晶片工藝升級正在減速!中國還有機會
    儘管中國目前在半導體領域面對國外的強勢打壓,但是中國仍然有機會追趕國外競爭對手。這種追趕可能是整個產業鏈的全方位提升,也就是說依靠全部國產化零部件和原材料,全方位去美國化的前提下仍然有機會達到世界領先水平。而這個機會就是晶片工藝升級逐漸變慢,摩爾定律逐漸放緩的客觀事實!