三星召開「晶圓代工論壇」 提出3納米晶片工藝

2020-12-03 中國新聞網

中新網6月15日電 為進一步提升在中國市場晶圓代工領域的競爭力,6月14日,三星電子在中國上海召開 「2018三星晶圓代工論壇(Samsung Foundry Forum 2018)」,

據悉,SFF自2016年首次舉辦以來,每年都會邀請客戶和合作商,並在中國、韓國、美國、日本、德國等國舉辦,今年也是第一次在中國召開。中國客戶和「晶圓代工生態系統(Foundry Ecosystem)」合作企業約300多人參加本屆論壇。

論壇現場

本次論壇上,三星電子的事業部長帶領主要管理團隊,介紹了晶圓代工事業部升級為獨立業務部門一年來的發展成果,以及未來發展路線圖和服務,並提出合作方案,以促進半導體業界實現美好願景和共同發展。

三星電子晶圓代工事業部 負責人 鄭殷昇社長

本次論壇上首次發布的內容包括電晶體構造(FinFET、GAA)與曝光技術(EUV)的使用計劃,以及3納米晶片高端工藝的發展路線圖。

三星晶圓代工業務不僅在eFlash/PMIC/DDI/CIS/RF/IoT等產品定製型8英寸特種工藝和高端工藝等多個領域佔據領先地位,還打造了具備實力的晶圓代工生態系統,包括IP、EDA和設計服務支持,並且有能力提供設計、生產、封裝、測試等一站式服務。

對於中小型無廠晶圓企業而言,和晶圓代工企業在生產和產品設計領域方面展開緊密合作,具有重要的意義。如果能與三星晶圓代工攜手,則有望取得更大的成果。

三星電子晶圓代工事業部戰略市場部部長、副社長裵永昌表示,三星電子堅持技術創新,以增強晶圓代工部門的市場競爭力,今年有望在業界率先實現EUV技術的商用化。

他還強調,以今年首次在華召開的三星晶圓代工論壇為起點,三星電子晶圓代工事業部將加強與中國市場的溝通,以提供差異化技術為基礎,為中國市場量身打造晶圓代工解決方案,成為中國無廠晶圓企業走向成功的合作夥伴。

三星電子認為中國市場對於發展新一代半導體行業具有重要意義,計劃未來將以提供差異化技術為基礎,為中國市場量身打造晶圓代工解決方案。

相關焦點

  • 從5納米到3納米,一文讀懂晶圓代工江湖的工藝糾葛
    高通最新發布旗下第三代5G基帶晶片驍龍X60,該晶片將採用三星5納米工藝進行代工生產。這使得三星在與臺積電的代工大戰中,搶下一個重要客戶的訂單,同時也將摩爾定律推進到5納米節點。2020年之初,全球半導體龍頭大廠在先進工藝競爭上的火藥味就已經十分濃重。
  • 詳析晶圓代工,納米製程是什麼?
    打開APP 詳析晶圓代工,納米製程是什麼? 發表於 2017-11-07 15:23:26   詳析晶圓代工   現在的CPU和GPU 等等的晶片什麼的都是從晶圓片上切出來的,一大片晶圓可以切成很多的晶片越靠近圓中心的理論上質量越好質量較差的就做成型號較低的
  • 三星與臺積電的工藝之爭再掀高潮:盤點兩家10納米以下工藝及EUV方案
    ODyEETC-電子工程專輯 ODyEETC-電子工程專輯根據三星的計劃,V1生產線目前正在生產採用7納米和6納米工藝技術的最先進的移動晶片,並將繼續採用更精細的電路,直至3納米工藝節點。預計到2020年底,V1生產線的累計總投資將達到60億美元,並將根據市場情況確定額外投資。
  • 2019年全球晶圓代工企業動向:中芯國際(00981)12nm工藝開發進入...
    要聞 2019年全球晶圓代工企業動向:中芯國際(00981)12nm工藝開發進入客戶導入階段 2020年1月20日 10:15:40 智通財經網本文來自 「晶片思想」。聯電位於廈門的子公司聯芯推出適用於AMOLED屏幕驅動的28納米eHV和40納米eHV工藝,以及適用於銀行卡/ETC卡的55納米工藝(55eNVM)。 6、三星 2019年4月份開始進行大規模生產7nm LPP EUV工藝;隨後推出6LPP、5LPE晶片,目前已經完成試製,2020年上半年大規模生產。
  • 三星發布3納米路線圖,半導體工藝物理極限將至?
    近日,三星電子發布其3nm工藝技術路線圖,與臺積電再次在3nm節點上展開競爭。3nm以下工藝一直被公認為是摩爾定律最終失效的節點,隨著電晶體的縮小將會遇到物理上的極限考驗。而臺積電與三星電子相繼宣布推進3nm工藝則意味著半導體工藝的物理極限即將受到挑戰。未來,半導體技術的演進路徑將受到關注。
  • 再見臺積電,三星代工IBM最尖端半導體晶片,性能上POWER9的3倍
    最新消息,韓國三星電子將代工生產美國IBM的最尖端半導體晶片,這一單臺積電沒拿到。IBM官網宣布推出歷時五年打磨的新一代數據中心處理器晶片POWER10,IBM的最新晶片Power 10公開了,三星7nm工藝,180億電晶體 602mm2的面積,15核心設計(每個核心2M L2,共計共享120M L3,總共16屏蔽了1個),單核心最高八線程,內存寬帶誇張到1TB/s。
  • 機會情報:8寸晶圓代工需求強勁國產晶圓代工迎機遇
    繼聯電錶示8英寸產能短缺以後,另一個晶圓代工廠世界先進董事長方略表示,在市場預期新冠肺炎疫情會在明年獲得有效控制情況下,明年全球GDP會有強勁成長,客戶對8寸晶圓代工需求強勁,因此決定擴增新加坡廠每月1萬片產能,全年資本支出將調升至35億元。
  • 海思退位,博通反超高通重奪晶片設計全球第一(附全球十大晶圓代工)
    azPednc當前主要的晶片公司可大概分為三類,無晶圓廠純設計,晶圓代工和晶圓廠、設計綜合,第二類的代表是臺積電、格芯、中芯國際等,第三類的代表是Intel、三星等。 第一類廠商數量最多,因為它們只需要做好晶片設計,再交由臺積電等使用成熟工藝生產即可。azPednc
  • 三星、英特爾紛紛轉向,才火了十年的工藝將終結?
    【文/科工力量 柳葉刀】在去年的2019年度「三星晶圓代工論壇(Samsung Foundry Forum)」會議上,三星宣布了3nm工藝,明確會放棄FinFET電晶體,轉向GAA環繞柵極電晶體技術。如今又有消息披露,英特爾在5nm節點將會放棄FinFET,也要轉向GAA。
  • 三星尋求加快5nm及3nm晶片製程工藝研發 ,欲與臺積電試比高
    如過去3納米架構也是率先由三星喊出將從目前採用的FinFET(鰭式電晶體)改變成GAA(閘極全環) —— 此舉是為了搶救現在三星在7納米、5納米良率偏低的原因,因為GAA架構在實驗室裡面被發現,其抑制漏電的狀況比起FinFET架構要好得多,若能有效控制漏電,對於晶片的效能表現將有所幫助。
  • 三星即將宣布3nm以下工藝路線圖 挑戰矽基半導體極限
    在半導體晶圓代工市場上,臺積電TSMC是全球一哥,一家就佔據了全球50%以上的份額,而且率先量產7nm等先進工藝,官方表示該工藝領先友商一年時間,明年就會量產5nm工藝。在臺積電之外,三星也在加大先進工藝的追趕,目前的路線圖已經到了3nm工藝節點,下周三星就會宣布3nm以下的工藝路線圖,緊逼臺積電,而且會一步步挑戰摩爾定律極限。
  • 傳三星將公布3nm工藝路線圖:挑戰摩爾定律極限
    中關村在線消息:三星將在5月14日舉行2019年度的SSF晶圓代工論壇會議,消息稱三星將在這次會議上公布3nm以下的工藝技術,而三星在這個領域的進展就影響未來的半導體晶圓代工市場格局。在臺積電之外,三星也在加大先進工藝的追趕,目前的路線圖已經到了3nm工藝節點,下周三星就會宣布3nm以下的工藝路線圖,緊逼臺積電,而且會一步步挑戰摩爾定律極限。3nm之後呢?目前臺積電、三星甚至Intel都沒有提及3nm之後的矽基半導體工藝路線圖,此前公認3nm節點是摩爾定律最終失效的時刻,隨著電晶體的縮小會遇到物理上的極限考驗。
  • 三星Exynos 1080、驍龍888相繼發布,5nm晶片集結完畢
    12月1日,2020年度高通驍龍技術峰會正式在線上召開,此次峰會中高通為消費者帶來了傳聞已久的「驍龍875晶片」——驍龍888。如果不出意外,這將會今年最後一款採用5nm工藝製程的旗艦晶片。結合目前已經發布的蘋果A14、華為麒麟9000等旗艦晶片不難發現,「5納米」已經成為新一代旗艦級晶片的敲門磚。而與此同時,驍龍888的發布也再一次展現了三星在全球半導體產業中的實力。
  • 關鍵時刻,國產晶圓代工巨頭鼎力相助,華為晶片迎來新希望
    關鍵時刻,國產晶圓代工巨頭鼎力相助,華為晶片迎來新希望5月15日,美國商務部宣布加強出口管制,要求臺積電9月15之後不得為華為代工晶片。8月17日,美國商務部工業和安全局(BIS)宣布全新「升級版」的華為禁令,全面封殺華為向第三方採購晶片,先是聯發科,後有消息傳出三星和SK海力士在9月15號無法為華為提供晶片。一旦晶片被斷供,對於華為會造成很大的影響。9月15日是華為晶片全面「斷供」的日子。雖然華為儲備了一些晶片,可以堅持一段時間,用完以後,華為將面臨無芯可用的局面。
  • 三星將使用8nm FinFET工藝為高通代工驍龍750
    三星可能又和高通達成了協議,因為除了代工驍龍875之外,這家韓國廠商還將代工驍龍750。
  • 三星投入1160億美元衝刺3nm晶片,2022年量產,與臺積電較量
    據彭博報導,三星全力發展晶圓代工業務,規劃投入1,160億美元(約新臺幣3.3兆元),目標3納米製程2022年量產,與臺積電同步,是兩強近年先進位程競逐賽中,最接近的一次。業界關注,若三星發展3納米進程順利並提升良率,與臺積電的搶單大戰也將隨之引爆。
  • 3nm工藝提上日程,晶片工藝極限又一大跨步?
    近日,臺灣環境主管部門透露消息,世界第一大晶片代工廠臺積電將會投入200億美元的資金,建設世界上第一個3nm級別晶圓加工廠,目前已經通過環保監測部門審批,此言一出,言論譁然,我們的計算機晶片這麼快就進入3nm時代了?
  • 三星5納米Exynos 2100晶片發布 臺積電2020年Q4業績和利潤高於預期
    打開APP 三星5納米Exynos 2100晶片發布 臺積電2020年Q4業績和利潤高於預期 章鷹 發表於 2021-01-14 09:35:33
  • 三星降低5nm工藝的代工報價,以獲得驍龍888等代工訂單
    打開APP 三星降低5nm工藝的代工報價,以獲得驍龍888等代工訂單 海藍 發表於 2020-12-03 17:11:12 12月3日消息,據英文媒體報導,近幾年在晶片製程工藝方面,臺積電持續領跑,憑藉先進的工藝和較高的良品率,他們也獲得了大量的代工訂單。
  • 半導體全面分析(四):晶圓四大工藝,落後兩代四年!
    而柵極的最小寬度(柵長),就是晶片工藝中提到的製程隨著製程節點的縮小和工藝精度的提高,集成電路設計產品的設計成本迅速增加,10nm 的設計成本約為 28nm 的 4.5 倍,7 納米製程節點的工藝研發費用達 3 億美金,5 納米研發費用在